payloads/edk2: Disable the CPU Timer Lib unless supported
[coreboot.git] / src / mainboard / lenovo / haswell / variants / w541 / gpio.c
blob43baeb5f59c78cc2ec76c093b968823aa8a40d45
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio10 = GPIO_MODE_GPIO,
16 .gpio11 = GPIO_MODE_GPIO,
17 .gpio13 = GPIO_MODE_GPIO,
18 .gpio14 = GPIO_MODE_GPIO,
19 .gpio15 = GPIO_MODE_GPIO,
20 .gpio16 = GPIO_MODE_GPIO,
21 .gpio17 = GPIO_MODE_GPIO,
22 .gpio19 = GPIO_MODE_GPIO,
23 .gpio21 = GPIO_MODE_GPIO,
24 .gpio22 = GPIO_MODE_GPIO,
25 .gpio23 = GPIO_MODE_GPIO,
26 .gpio24 = GPIO_MODE_GPIO,
27 .gpio27 = GPIO_MODE_GPIO,
28 .gpio28 = GPIO_MODE_GPIO,
29 .gpio31 = GPIO_MODE_GPIO,
32 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
33 .gpio0 = GPIO_DIR_INPUT,
34 .gpio1 = GPIO_DIR_INPUT,
35 .gpio2 = GPIO_DIR_INPUT,
36 .gpio3 = GPIO_DIR_OUTPUT,
37 .gpio4 = GPIO_DIR_OUTPUT,
38 .gpio5 = GPIO_DIR_OUTPUT,
39 .gpio6 = GPIO_DIR_INPUT,
40 .gpio7 = GPIO_DIR_INPUT,
41 .gpio8 = GPIO_DIR_INPUT,
42 .gpio10 = GPIO_DIR_INPUT,
43 .gpio11 = GPIO_DIR_INPUT,
44 .gpio13 = GPIO_DIR_INPUT,
45 .gpio14 = GPIO_DIR_INPUT,
46 .gpio15 = GPIO_DIR_OUTPUT,
47 .gpio16 = GPIO_DIR_INPUT,
48 .gpio17 = GPIO_DIR_INPUT,
49 .gpio19 = GPIO_DIR_OUTPUT,
50 .gpio21 = GPIO_DIR_INPUT,
51 .gpio22 = GPIO_DIR_OUTPUT,
52 .gpio23 = GPIO_DIR_INPUT,
53 .gpio24 = GPIO_DIR_OUTPUT,
54 .gpio27 = GPIO_DIR_INPUT,
55 .gpio28 = GPIO_DIR_OUTPUT,
56 .gpio31 = GPIO_DIR_INPUT,
59 static const struct pch_gpio_set1 pch_gpio_set1_level = {
60 .gpio3 = GPIO_LEVEL_LOW,
61 .gpio4 = GPIO_LEVEL_LOW,
62 .gpio5 = GPIO_LEVEL_LOW,
63 .gpio15 = GPIO_LEVEL_LOW,
64 .gpio19 = GPIO_LEVEL_HIGH,
65 .gpio22 = GPIO_LEVEL_LOW,
66 .gpio24 = GPIO_LEVEL_LOW,
67 .gpio28 = GPIO_LEVEL_LOW,
70 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
71 .gpio24 = GPIO_RESET_RSMRST,
74 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
75 .gpio0 = GPIO_INVERT,
76 .gpio1 = GPIO_INVERT,
77 .gpio13 = GPIO_INVERT,
80 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
83 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
84 .gpio33 = GPIO_MODE_GPIO,
85 .gpio34 = GPIO_MODE_GPIO,
86 .gpio35 = GPIO_MODE_GPIO,
87 .gpio36 = GPIO_MODE_GPIO,
88 .gpio37 = GPIO_MODE_GPIO,
89 .gpio38 = GPIO_MODE_GPIO,
90 .gpio39 = GPIO_MODE_GPIO,
91 .gpio42 = GPIO_MODE_GPIO,
92 .gpio43 = GPIO_MODE_GPIO,
93 .gpio44 = GPIO_MODE_GPIO,
94 .gpio45 = GPIO_MODE_GPIO,
95 .gpio46 = GPIO_MODE_GPIO,
96 .gpio48 = GPIO_MODE_GPIO,
97 .gpio50 = GPIO_MODE_GPIO,
98 .gpio51 = GPIO_MODE_GPIO,
99 .gpio52 = GPIO_MODE_GPIO,
100 .gpio53 = GPIO_MODE_GPIO,
101 .gpio54 = GPIO_MODE_GPIO,
102 .gpio55 = GPIO_MODE_GPIO,
103 .gpio56 = GPIO_MODE_GPIO,
104 .gpio57 = GPIO_MODE_GPIO,
107 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
108 .gpio33 = GPIO_DIR_OUTPUT,
109 .gpio34 = GPIO_DIR_INPUT,
110 .gpio35 = GPIO_DIR_INPUT,
111 .gpio36 = GPIO_DIR_INPUT,
112 .gpio37 = GPIO_DIR_INPUT,
113 .gpio38 = GPIO_DIR_INPUT,
114 .gpio39 = GPIO_DIR_INPUT,
115 .gpio42 = GPIO_DIR_INPUT,
116 .gpio43 = GPIO_DIR_INPUT,
117 .gpio44 = GPIO_DIR_INPUT,
118 .gpio45 = GPIO_DIR_INPUT,
119 .gpio46 = GPIO_DIR_INPUT,
120 .gpio48 = GPIO_DIR_INPUT,
121 .gpio50 = GPIO_DIR_INPUT,
122 .gpio51 = GPIO_DIR_OUTPUT,
123 .gpio52 = GPIO_DIR_INPUT,
124 .gpio53 = GPIO_DIR_INPUT,
125 .gpio54 = GPIO_DIR_OUTPUT,
126 .gpio55 = GPIO_DIR_OUTPUT,
127 .gpio56 = GPIO_DIR_INPUT,
128 .gpio57 = GPIO_DIR_INPUT,
131 static const struct pch_gpio_set2 pch_gpio_set2_level = {
132 .gpio33 = GPIO_LEVEL_HIGH,
133 .gpio51 = GPIO_LEVEL_HIGH,
134 .gpio54 = GPIO_LEVEL_LOW,
135 .gpio55 = GPIO_LEVEL_HIGH,
138 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
141 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
142 .gpio64 = GPIO_MODE_GPIO,
143 .gpio65 = GPIO_MODE_GPIO,
144 .gpio66 = GPIO_MODE_GPIO,
145 .gpio67 = GPIO_MODE_GPIO,
146 .gpio68 = GPIO_MODE_GPIO,
147 .gpio69 = GPIO_MODE_GPIO,
148 .gpio70 = GPIO_MODE_GPIO,
149 .gpio71 = GPIO_MODE_GPIO,
152 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
153 .gpio64 = GPIO_DIR_INPUT,
154 .gpio65 = GPIO_DIR_INPUT,
155 .gpio66 = GPIO_DIR_INPUT,
156 .gpio67 = GPIO_DIR_INPUT,
157 .gpio68 = GPIO_DIR_INPUT,
158 .gpio69 = GPIO_DIR_INPUT,
159 .gpio70 = GPIO_DIR_INPUT,
160 .gpio71 = GPIO_DIR_INPUT,
163 static const struct pch_gpio_set3 pch_gpio_set3_level = {
166 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
169 const struct pch_gpio_map mainboard_gpio_map = {
170 .set1 = {
171 .mode = &pch_gpio_set1_mode,
172 .direction = &pch_gpio_set1_direction,
173 .level = &pch_gpio_set1_level,
174 .blink = &pch_gpio_set1_blink,
175 .invert = &pch_gpio_set1_invert,
176 .reset = &pch_gpio_set1_reset,
178 .set2 = {
179 .mode = &pch_gpio_set2_mode,
180 .direction = &pch_gpio_set2_direction,
181 .level = &pch_gpio_set2_level,
182 .reset = &pch_gpio_set2_reset,
184 .set3 = {
185 .mode = &pch_gpio_set3_mode,
186 .direction = &pch_gpio_set3_direction,
187 .level = &pch_gpio_set3_level,
188 .reset = &pch_gpio_set3_reset,