mb/google/nissa/var/rull: add ssd timing and modify ssd GPIO pins of rtd3
[coreboot2.git] / src / mainboard / gigabyte / ga-d510ud / early_init.c
blob6ce985533f934ebbda5566b0367419f975f6d903
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <bootblock_common.h>
4 #include <console/console.h>
5 #include <device/pnp_ops.h>
6 #include <northbridge/intel/pineview/pineview.h>
7 #include <superio/ite/common/ite.h>
8 #include <superio/ite/it8720f/it8720f.h>
10 #define SERIAL_DEV PNP_DEV(0x2e, IT8720F_SP1)
11 #define GPIO_DEV PNP_DEV(0x2e, IT8720F_GPIO)
12 #define EC_DEV PNP_DEV(0x2e, IT8720F_EC)
14 void bootblock_mainboard_early_init(void)
16 /* Set default GPIOs on superio */
17 pnp_enter_conf_state(GPIO_DEV);
19 pnp_set_logical_device(GPIO_DEV);
20 pnp_write_config(GPIO_DEV, 0x25, 0x00);
21 pnp_write_config(GPIO_DEV, 0x26, 0x0c);
22 pnp_write_config(GPIO_DEV, 0x28, 0x41);
23 pnp_write_config(GPIO_DEV, 0x2c, 0x01);
24 pnp_write_config(GPIO_DEV, 0x62, 0x08);
25 pnp_write_config(GPIO_DEV, 0x72, 0x00);
26 pnp_write_config(GPIO_DEV, 0xb8, 0x00);
27 pnp_write_config(GPIO_DEV, 0xc0, 0x00);
28 pnp_write_config(GPIO_DEV, 0xc1, 0x0c);
29 pnp_write_config(GPIO_DEV, 0xc3, 0x41);
30 pnp_write_config(GPIO_DEV, 0xc8, 0x00);
31 pnp_write_config(GPIO_DEV, 0xcb, 0x00);
32 pnp_write_config(GPIO_DEV, 0xe9, 0x01);
33 pnp_write_config(GPIO_DEV, 0xfc, 0xa4);
35 pnp_exit_conf_state(GPIO_DEV);
37 ite_enable_serial(SERIAL_DEV, CONFIG_TTYS0_BASE);
39 pnp_enter_conf_state(GPIO_DEV);
40 pnp_set_logical_device(GPIO_DEV);
42 printk(BIOS_DEBUG, "ITE register 0xef: 0x%02x ", pnp_read_config(GPIO_DEV, 0xef));
44 /* Disable SIO reboot */
45 pnp_write_config(GPIO_DEV, 0xef, 0x7e);
47 printk(BIOS_DEBUG, "=> 0x%02x\n", pnp_read_config(GPIO_DEV, 0xef));
49 pnp_set_logical_device(EC_DEV);
50 pnp_write_config(EC_DEV, 0x70, 0x00); /* Don't use IRQ9 */
51 pnp_write_config(EC_DEV, 0x30, 0x01); /* Enable */
53 pnp_exit_conf_state(GPIO_DEV);
56 void get_mb_spd_addrmap(u8 *spd_addrmap)
58 spd_addrmap[0] = 0x50;
59 spd_addrmap[1] = 0x51;