Rearrange to fit SRAM at bank 0/1.
[fpc-iii.git] / hardware / fpc-iii.sch
blobb1f75e9c474b905ae446e850d43e5ae975f25601
1 EESchema Schematic File Version 4
2 EELAYER 30 0
3 EELAYER END
4 $Descr A4 11693 8268
5 encoding utf-8
6 Sheet 1 8
7 Title "FPC-III"
8 Date "2019-12-28"
9 Rev "1.0"
10 Comp "Gary Wong"
11 Comment1 "Lattice ECP5 FPGA board"
12 Comment2 ""
13 Comment3 ""
14 Comment4 ""
15 $EndDescr
16 $Sheet
17 S 1500 1500 1000 500 
18 U 5E11FD2E
19 F0 "IO" 50
20 F1 "io.sch" 50
21 $EndSheet
22 $Sheet
23 S 3000 1500 1000 500 
24 U 5E18E657
25 F0 "Power" 50
26 F1 "power.sch" 50
27 $EndSheet
28 $Sheet
29 S 4500 1500 1000 500 
30 U 5E196FAD
31 F0 "Configuration" 50
32 F1 "config.sch" 50
33 $EndSheet
34 $Sheet
35 S 6000 1500 1000 500 
36 U 5E15624E
37 F0 "Ethernet" 50
38 F1 "ethernet.sch" 50
39 $EndSheet
40 $Sheet
41 S 7500 1500 1000 500 
42 U 5E16EC9B
43 F0 "RAM" 50
44 F1 "ram.sch" 50
45 $EndSheet
46 $Sheet
47 S 9000 1500 1000 500 
48 U 5E2D6BE4
49 F0 "USB" 50
50 F1 "usb.sch" 50
51 $EndSheet
52 $Sheet
53 S 1500 2500 1000 500 
54 U 5E215A8D
55 F0 "SRAM" 50
56 F1 "sram.sch" 50
57 $EndSheet
58 $EndSCHEMATC