Merge branch 'next' of git://selinuxproject.org/~jmorris/linux-security
[linux-btrfs-devel.git] / arch / arm / Kconfig
blob3146ed3f6eca01a42068454e31f53a3330cc12c6
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
40 config ARM_HAS_SG_CHAIN
41         bool
43 config HAVE_PWM
44         bool
46 config MIGHT_HAVE_PCI
47         bool
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
52 config HAVE_SCHED_CLOCK
53         bool
55 config GENERIC_GPIO
56         bool
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
62 config GENERIC_CLOCKEVENTS
63         bool
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
70 config KTIME_SCALAR
71         bool
72         default y
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
78 config HAVE_PROC_CPU
79         bool
81 config NO_IOPORT
82         bool
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
95           Say Y here if you are building a kernel for an EISA-based machine.
97           Otherwise, say N.
99 config SBUS
100         bool
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
110 config STACKTRACE_SUPPORT
111         bool
112         default y
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
119 config LOCKDEP_SUPPORT
120         bool
121         default y
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
147 config ARCH_HAS_ILOG2_U32
148         bool
150 config ARCH_HAS_ILOG2_U64
151         bool
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
163 config GENERIC_HWEIGHT
164         bool
165         default y
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
174 config ZONE_DMA
175         bool
177 config NEED_DMA_MAP_STATE
178        def_bool y
180 config GENERIC_ISA_DMA
181         bool
183 config FIQ
184         bool
186 config ARCH_MTD_XIP
187         bool
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime"
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary, or theoretically 64K
208           for the MSM machine class.
210 config ARM_PATCH_PHYS_VIRT_16BIT
211         def_bool y
212         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
213         help
214           This option extends the physical to virtual translation patching
215           to allow physical memory down to a theoretical minimum of 64K
216           boundaries.
218 source "init/Kconfig"
220 source "kernel/Kconfig.freezer"
222 menu "System Type"
224 config MMU
225         bool "MMU-based Paged Memory Management Support"
226         default y
227         help
228           Select if you want MMU-based virtualised addressing space
229           support by paged memory management. If unsure, say 'Y'.
232 # The "ARM system type" choice list is ordered alphabetically by option
233 # text.  Please add new entries in the option alphabetic order.
235 choice
236         prompt "ARM system type"
237         default ARCH_VERSATILE
239 config ARCH_INTEGRATOR
240         bool "ARM Ltd. Integrator family"
241         select ARM_AMBA
242         select ARCH_HAS_CPUFREQ
243         select CLKDEV_LOOKUP
244         select HAVE_MACH_CLKDEV
245         select ICST
246         select GENERIC_CLOCKEVENTS
247         select PLAT_VERSATILE
248         select PLAT_VERSATILE_FPGA_IRQ
249         help
250           Support for ARM's Integrator platform.
252 config ARCH_REALVIEW
253         bool "ARM Ltd. RealView family"
254         select ARM_AMBA
255         select CLKDEV_LOOKUP
256         select HAVE_MACH_CLKDEV
257         select ICST
258         select GENERIC_CLOCKEVENTS
259         select ARCH_WANT_OPTIONAL_GPIOLIB
260         select PLAT_VERSATILE
261         select PLAT_VERSATILE_CLCD
262         select ARM_TIMER_SP804
263         select GPIO_PL061 if GPIOLIB
264         help
265           This enables support for ARM Ltd RealView boards.
267 config ARCH_VERSATILE
268         bool "ARM Ltd. Versatile family"
269         select ARM_AMBA
270         select ARM_VIC
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select PLAT_VERSATILE_FPGA_IRQ
279         select ARM_TIMER_SP804
280         help
281           This enables support for ARM Ltd Versatile board.
283 config ARCH_VEXPRESS
284         bool "ARM Ltd. Versatile Express family"
285         select ARCH_WANT_OPTIONAL_GPIOLIB
286         select ARM_AMBA
287         select ARM_TIMER_SP804
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select GENERIC_CLOCKEVENTS
291         select HAVE_CLK
292         select HAVE_PATA_PLATFORM
293         select ICST
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         help
297           This enables support for the ARM Ltd Versatile Express boards.
299 config ARCH_AT91
300         bool "Atmel AT91"
301         select ARCH_REQUIRE_GPIOLIB
302         select HAVE_CLK
303         select CLKDEV_LOOKUP
304         select ARM_PATCH_PHYS_VIRT if MMU
305         help
306           This enables support for systems based on the Atmel AT91RM9200,
307           AT91SAM9 and AT91CAP9 processors.
309 config ARCH_BCMRING
310         bool "Broadcom BCMRING"
311         depends on MMU
312         select CPU_V6
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select CLKDEV_LOOKUP
316         select GENERIC_CLOCKEVENTS
317         select ARCH_WANT_OPTIONAL_GPIOLIB
318         help
319           Support for Broadcom's BCMRing platform.
321 config ARCH_CLPS711X
322         bool "Cirrus Logic CLPS711x/EP721x-based"
323         select CPU_ARM720T
324         select ARCH_USES_GETTIMEOFFSET
325         help
326           Support for Cirrus Logic 711x/721x based boards.
328 config ARCH_CNS3XXX
329         bool "Cavium Networks CNS3XXX family"
330         select CPU_V6K
331         select GENERIC_CLOCKEVENTS
332         select ARM_GIC
333         select MIGHT_HAVE_PCI
334         select PCI_DOMAINS if PCI
335         help
336           Support for Cavium Networks CNS3XXX platform.
338 config ARCH_GEMINI
339         bool "Cortina Systems Gemini"
340         select CPU_FA526
341         select ARCH_REQUIRE_GPIOLIB
342         select ARCH_USES_GETTIMEOFFSET
343         help
344           Support for the Cortina Systems Gemini family SoCs
346 config ARCH_PRIMA2
347         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
348         select CPU_V7
349         select GENERIC_TIME
350         select NO_IOPORT
351         select GENERIC_CLOCKEVENTS
352         select CLKDEV_LOOKUP
353         select GENERIC_IRQ_CHIP
354         select USE_OF
355         select ZONE_DMA
356         help
357           Support for CSR SiRFSoC ARM Cortex A9 Platform
359 config ARCH_EBSA110
360         bool "EBSA-110"
361         select CPU_SA110
362         select ISA
363         select NO_IOPORT
364         select ARCH_USES_GETTIMEOFFSET
365         help
366           This is an evaluation board for the StrongARM processor available
367           from Digital. It has limited hardware on-board, including an
368           Ethernet interface, two PCMCIA sockets, two serial ports and a
369           parallel port.
371 config ARCH_EP93XX
372         bool "EP93xx-based"
373         select CPU_ARM920T
374         select ARM_AMBA
375         select ARM_VIC
376         select CLKDEV_LOOKUP
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_HAS_HOLES_MEMORYMODEL
379         select ARCH_USES_GETTIMEOFFSET
380         help
381           This enables support for the Cirrus EP93xx series of CPUs.
383 config ARCH_FOOTBRIDGE
384         bool "FootBridge"
385         select CPU_SA110
386         select FOOTBRIDGE
387         select GENERIC_CLOCKEVENTS
388         help
389           Support for systems based on the DC21285 companion chip
390           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
392 config ARCH_MXC
393         bool "Freescale MXC/iMX-based"
394         select GENERIC_CLOCKEVENTS
395         select ARCH_REQUIRE_GPIOLIB
396         select CLKDEV_LOOKUP
397         select CLKSRC_MMIO
398         select GENERIC_IRQ_CHIP
399         select HAVE_SCHED_CLOCK
400         help
401           Support for Freescale MXC/iMX-based family of processors
403 config ARCH_MXS
404         bool "Freescale MXS-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         help
410           Support for Freescale MXS-based family of processors
412 config ARCH_NETX
413         bool "Hilscher NetX based"
414         select CLKSRC_MMIO
415         select CPU_ARM926T
416         select ARM_VIC
417         select GENERIC_CLOCKEVENTS
418         help
419           This enables support for systems based on the Hilscher NetX Soc
421 config ARCH_H720X
422         bool "Hynix HMS720x-based"
423         select CPU_ARM720T
424         select ISA_DMA_API
425         select ARCH_USES_GETTIMEOFFSET
426         help
427           This enables support for systems based on the Hynix HMS720x
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select PLAT_IOP
434         select PCI
435         select ARCH_SUPPORTS_MSI
436         select VMSPLIT_1G
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select CPU_XSCALE
444         select PLAT_IOP
445         select PCI
446         select ARCH_REQUIRE_GPIOLIB
447         help
448           Support for Intel's 80219 and IOP32X (XScale) family of
449           processors.
451 config ARCH_IOP33X
452         bool "IOP33x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         help
459           Support for Intel's IOP33X (XScale) family of processors.
461 config ARCH_IXP23XX
462         bool "IXP23XX-based"
463         depends on MMU
464         select CPU_XSC3
465         select PCI
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           Support for Intel's IXP23xx (XScale) family of processors.
470 config ARCH_IXP2000
471         bool "IXP2400/2800-based"
472         depends on MMU
473         select CPU_XSCALE
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP2400/2800 (XScale) family of processors.
479 config ARCH_IXP4XX
480         bool "IXP4xx-based"
481         depends on MMU
482         select CLKSRC_MMIO
483         select CPU_XSCALE
484         select GENERIC_GPIO
485         select GENERIC_CLOCKEVENTS
486         select HAVE_SCHED_CLOCK
487         select MIGHT_HAVE_PCI
488         select DMABOUNCE if PCI
489         help
490           Support for Intel's IXP4XX (XScale) family of processors.
492 config ARCH_DOVE
493         bool "Marvell Dove"
494         select CPU_V7
495         select PCI
496         select ARCH_REQUIRE_GPIOLIB
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Dove SoC 88AP510
502 config ARCH_KIRKWOOD
503         bool "Marvell Kirkwood"
504         select CPU_FEROCEON
505         select PCI
506         select ARCH_REQUIRE_GPIOLIB
507         select GENERIC_CLOCKEVENTS
508         select PLAT_ORION
509         help
510           Support for the following Marvell Kirkwood series SoCs:
511           88F6180, 88F6192 and 88F6281.
513 config ARCH_LPC32XX
514         bool "NXP LPC32XX"
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select ARCH_REQUIRE_GPIOLIB
518         select HAVE_IDE
519         select ARM_AMBA
520         select USB_ARCH_HAS_OHCI
521         select CLKDEV_LOOKUP
522         select GENERIC_TIME
523         select GENERIC_CLOCKEVENTS
524         help
525           Support for the NXP LPC32XX family of processors
527 config ARCH_MV78XX0
528         bool "Marvell MV78xx0"
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell MV78xx0 series SoCs:
536           MV781x0, MV782x0.
538 config ARCH_ORION5X
539         bool "Marvell Orion"
540         depends on MMU
541         select CPU_FEROCEON
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         select GENERIC_CLOCKEVENTS
545         select PLAT_ORION
546         help
547           Support for the following Marvell Orion 5x series SoCs:
548           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
549           Orion-2 (5281), Orion-1-90 (6183).
551 config ARCH_MMP
552         bool "Marvell PXA168/910/MMP2"
553         depends on MMU
554         select ARCH_REQUIRE_GPIOLIB
555         select CLKDEV_LOOKUP
556         select GENERIC_CLOCKEVENTS
557         select HAVE_SCHED_CLOCK
558         select TICK_ONESHOT
559         select PLAT_PXA
560         select SPARSE_IRQ
561         help
562           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
564 config ARCH_KS8695
565         bool "Micrel/Kendin KS8695"
566         select CPU_ARM922T
567         select ARCH_REQUIRE_GPIOLIB
568         select ARCH_USES_GETTIMEOFFSET
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select CPU_ARM926T
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select CLKSRC_MMIO
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
589 config ARCH_NUC93X
590         bool "Nuvoton NUC93X CPU"
591         select CPU_ARM926T
592         select CLKDEV_LOOKUP
593         help
594           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
595           low-power and high performance MPEG-4/JPEG multimedia controller chip.
597 config ARCH_TEGRA
598         bool "NVIDIA Tegra"
599         select CLKDEV_LOOKUP
600         select CLKSRC_MMIO
601         select GENERIC_TIME
602         select GENERIC_CLOCKEVENTS
603         select GENERIC_GPIO
604         select HAVE_CLK
605         select HAVE_SCHED_CLOCK
606         select ARCH_HAS_CPUFREQ
607         help
608           This enables support for NVIDIA Tegra based systems (Tegra APX,
609           Tegra 6xx and Tegra 2 series).
611 config ARCH_PNX4008
612         bool "Philips Nexperia PNX4008 Mobile"
613         select CPU_ARM926T
614         select CLKDEV_LOOKUP
615         select ARCH_USES_GETTIMEOFFSET
616         help
617           This enables support for Philips PNX4008 mobile platform.
619 config ARCH_PXA
620         bool "PXA2xx/PXA3xx-based"
621         depends on MMU
622         select ARCH_MTD_XIP
623         select ARCH_HAS_CPUFREQ
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select ARCH_REQUIRE_GPIOLIB
627         select GENERIC_CLOCKEVENTS
628         select HAVE_SCHED_CLOCK
629         select TICK_ONESHOT
630         select PLAT_PXA
631         select SPARSE_IRQ
632         select AUTO_ZRELADDR
633         select MULTI_IRQ_HANDLER
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
637 config ARCH_MSM
638         bool "Qualcomm MSM"
639         select HAVE_CLK
640         select GENERIC_CLOCKEVENTS
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
650 config ARCH_SHMOBILE
651         bool "Renesas SH-Mobile / R-Mobile"
652         select HAVE_CLK
653         select CLKDEV_LOOKUP
654         select HAVE_MACH_CLKDEV
655         select GENERIC_CLOCKEVENTS
656         select NO_IOPORT
657         select SPARSE_IRQ
658         select MULTI_IRQ_HANDLER
659         select PM_GENERIC_DOMAINS if PM
660         help
661           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
663 config ARCH_RPC
664         bool "RiscPC"
665         select ARCH_ACORN
666         select FIQ
667         select TIMER_ACORN
668         select ARCH_MAY_HAVE_PC_FDC
669         select HAVE_PATA_PLATFORM
670         select ISA_DMA_API
671         select NO_IOPORT
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_USES_GETTIMEOFFSET
674         help
675           On the Acorn Risc-PC, Linux can support the internal IDE disk and
676           CD-ROM interface, serial and parallel port, and the floppy drive.
678 config ARCH_SA1100
679         bool "SA1100-based"
680         select CLKSRC_MMIO
681         select CPU_SA1100
682         select ISA
683         select ARCH_SPARSEMEM_ENABLE
684         select ARCH_MTD_XIP
685         select ARCH_HAS_CPUFREQ
686         select CPU_FREQ
687         select GENERIC_CLOCKEVENTS
688         select HAVE_CLK
689         select HAVE_SCHED_CLOCK
690         select TICK_ONESHOT
691         select ARCH_REQUIRE_GPIOLIB
692         help
693           Support for StrongARM 11x0 based boards.
695 config ARCH_S3C2410
696         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
697         select GENERIC_GPIO
698         select ARCH_HAS_CPUFREQ
699         select HAVE_CLK
700         select CLKDEV_LOOKUP
701         select ARCH_USES_GETTIMEOFFSET
702         select HAVE_S3C2410_I2C if I2C
703         help
704           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
705           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
706           the Samsung SMDK2410 development board (and derivatives).
708           Note, the S3C2416 and the S3C2450 are so close that they even share
709           the same SoC ID code. This means that there is no separate machine
710           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
712 config ARCH_S3C64XX
713         bool "Samsung S3C64XX"
714         select PLAT_SAMSUNG
715         select CPU_V6
716         select ARM_VIC
717         select HAVE_CLK
718         select CLKDEV_LOOKUP
719         select NO_IOPORT
720         select ARCH_USES_GETTIMEOFFSET
721         select ARCH_HAS_CPUFREQ
722         select ARCH_REQUIRE_GPIOLIB
723         select SAMSUNG_CLKSRC
724         select SAMSUNG_IRQ_VIC_TIMER
725         select SAMSUNG_IRQ_UART
726         select S3C_GPIO_TRACK
727         select S3C_GPIO_PULL_UPDOWN
728         select S3C_GPIO_CFG_S3C24XX
729         select S3C_GPIO_CFG_S3C64XX
730         select S3C_DEV_NAND
731         select USB_ARCH_HAS_OHCI
732         select SAMSUNG_GPIOLIB_4BIT
733         select HAVE_S3C2410_I2C if I2C
734         select HAVE_S3C2410_WATCHDOG if WATCHDOG
735         help
736           Samsung S3C64XX series based systems
738 config ARCH_S5P64X0
739         bool "Samsung S5P6440 S5P6450"
740         select CPU_V6
741         select GENERIC_GPIO
742         select HAVE_CLK
743         select CLKDEV_LOOKUP
744         select CLKSRC_MMIO
745         select HAVE_S3C2410_WATCHDOG if WATCHDOG
746         select GENERIC_CLOCKEVENTS
747         select HAVE_SCHED_CLOCK
748         select HAVE_S3C2410_I2C if I2C
749         select HAVE_S3C_RTC if RTC_CLASS
750         help
751           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
752           SMDK6450.
754 config ARCH_S5PC100
755         bool "Samsung S5PC100"
756         select GENERIC_GPIO
757         select HAVE_CLK
758         select CLKDEV_LOOKUP
759         select CPU_V7
760         select ARM_L1_CACHE_SHIFT_6
761         select ARCH_USES_GETTIMEOFFSET
762         select HAVE_S3C2410_I2C if I2C
763         select HAVE_S3C_RTC if RTC_CLASS
764         select HAVE_S3C2410_WATCHDOG if WATCHDOG
765         help
766           Samsung S5PC100 series based systems
768 config ARCH_S5PV210
769         bool "Samsung S5PV210/S5PC110"
770         select CPU_V7
771         select ARCH_SPARSEMEM_ENABLE
772         select ARCH_HAS_HOLES_MEMORYMODEL
773         select GENERIC_GPIO
774         select HAVE_CLK
775         select CLKDEV_LOOKUP
776         select CLKSRC_MMIO
777         select ARM_L1_CACHE_SHIFT_6
778         select ARCH_HAS_CPUFREQ
779         select GENERIC_CLOCKEVENTS
780         select HAVE_SCHED_CLOCK
781         select HAVE_S3C2410_I2C if I2C
782         select HAVE_S3C_RTC if RTC_CLASS
783         select HAVE_S3C2410_WATCHDOG if WATCHDOG
784         help
785           Samsung S5PV210/S5PC110 series based systems
787 config ARCH_EXYNOS4
788         bool "Samsung EXYNOS4"
789         select CPU_V7
790         select ARCH_SPARSEMEM_ENABLE
791         select ARCH_HAS_HOLES_MEMORYMODEL
792         select GENERIC_GPIO
793         select HAVE_CLK
794         select CLKDEV_LOOKUP
795         select ARCH_HAS_CPUFREQ
796         select GENERIC_CLOCKEVENTS
797         select HAVE_S3C_RTC if RTC_CLASS
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         help
801           Samsung EXYNOS4 series based systems
803 config ARCH_SHARK
804         bool "Shark"
805         select CPU_SA110
806         select ISA
807         select ISA_DMA
808         select ZONE_DMA
809         select PCI
810         select ARCH_USES_GETTIMEOFFSET
811         help
812           Support for the StrongARM based Digital DNARD machine, also known
813           as "Shark" (<http://www.shark-linux.de/shark.html>).
815 config ARCH_TCC_926
816         bool "Telechips TCC ARM926-based systems"
817         select CLKSRC_MMIO
818         select CPU_ARM926T
819         select HAVE_CLK
820         select CLKDEV_LOOKUP
821         select GENERIC_CLOCKEVENTS
822         help
823           Support for Telechips TCC ARM926-based systems.
825 config ARCH_U300
826         bool "ST-Ericsson U300 Series"
827         depends on MMU
828         select CLKSRC_MMIO
829         select CPU_ARM926T
830         select HAVE_SCHED_CLOCK
831         select HAVE_TCM
832         select ARM_AMBA
833         select ARM_VIC
834         select GENERIC_CLOCKEVENTS
835         select CLKDEV_LOOKUP
836         select HAVE_MACH_CLKDEV
837         select GENERIC_GPIO
838         help
839           Support for ST-Ericsson U300 series mobile platforms.
841 config ARCH_U8500
842         bool "ST-Ericsson U8500 Series"
843         select CPU_V7
844         select ARM_AMBA
845         select GENERIC_CLOCKEVENTS
846         select CLKDEV_LOOKUP
847         select ARCH_REQUIRE_GPIOLIB
848         select ARCH_HAS_CPUFREQ
849         help
850           Support for ST-Ericsson's Ux500 architecture
852 config ARCH_NOMADIK
853         bool "STMicroelectronics Nomadik"
854         select ARM_AMBA
855         select ARM_VIC
856         select CPU_ARM926T
857         select CLKDEV_LOOKUP
858         select GENERIC_CLOCKEVENTS
859         select ARCH_REQUIRE_GPIOLIB
860         help
861           Support for the Nomadik platform by ST-Ericsson
863 config ARCH_DAVINCI
864         bool "TI DaVinci"
865         select GENERIC_CLOCKEVENTS
866         select ARCH_REQUIRE_GPIOLIB
867         select ZONE_DMA
868         select HAVE_IDE
869         select CLKDEV_LOOKUP
870         select GENERIC_ALLOCATOR
871         select GENERIC_IRQ_CHIP
872         select ARCH_HAS_HOLES_MEMORYMODEL
873         help
874           Support for TI's DaVinci platform.
876 config ARCH_OMAP
877         bool "TI OMAP"
878         select HAVE_CLK
879         select ARCH_REQUIRE_GPIOLIB
880         select ARCH_HAS_CPUFREQ
881         select CLKSRC_MMIO
882         select GENERIC_CLOCKEVENTS
883         select HAVE_SCHED_CLOCK
884         select ARCH_HAS_HOLES_MEMORYMODEL
885         help
886           Support for TI's OMAP platform (OMAP1/2/3/4).
888 config PLAT_SPEAR
889         bool "ST SPEAr"
890         select ARM_AMBA
891         select ARCH_REQUIRE_GPIOLIB
892         select CLKDEV_LOOKUP
893         select CLKSRC_MMIO
894         select GENERIC_CLOCKEVENTS
895         select HAVE_CLK
896         help
897           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
899 config ARCH_VT8500
900         bool "VIA/WonderMedia 85xx"
901         select CPU_ARM926T
902         select GENERIC_GPIO
903         select ARCH_HAS_CPUFREQ
904         select GENERIC_CLOCKEVENTS
905         select ARCH_REQUIRE_GPIOLIB
906         select HAVE_PWM
907         help
908           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
910 config ARCH_ZYNQ
911         bool "Xilinx Zynq ARM Cortex A9 Platform"
912         select CPU_V7
913         select GENERIC_TIME
914         select GENERIC_CLOCKEVENTS
915         select CLKDEV_LOOKUP
916         select ARM_GIC
917         select ARM_AMBA
918         select ICST
919         select USE_OF
920         help
921           Support for Xilinx Zynq ARM Cortex A9 Platform
922 endchoice
925 # This is sorted alphabetically by mach-* pathname.  However, plat-*
926 # Kconfigs may be included either alphabetically (according to the
927 # plat- suffix) or along side the corresponding mach-* source.
929 source "arch/arm/mach-at91/Kconfig"
931 source "arch/arm/mach-bcmring/Kconfig"
933 source "arch/arm/mach-clps711x/Kconfig"
935 source "arch/arm/mach-cns3xxx/Kconfig"
937 source "arch/arm/mach-davinci/Kconfig"
939 source "arch/arm/mach-dove/Kconfig"
941 source "arch/arm/mach-ep93xx/Kconfig"
943 source "arch/arm/mach-footbridge/Kconfig"
945 source "arch/arm/mach-gemini/Kconfig"
947 source "arch/arm/mach-h720x/Kconfig"
949 source "arch/arm/mach-integrator/Kconfig"
951 source "arch/arm/mach-iop32x/Kconfig"
953 source "arch/arm/mach-iop33x/Kconfig"
955 source "arch/arm/mach-iop13xx/Kconfig"
957 source "arch/arm/mach-ixp4xx/Kconfig"
959 source "arch/arm/mach-ixp2000/Kconfig"
961 source "arch/arm/mach-ixp23xx/Kconfig"
963 source "arch/arm/mach-kirkwood/Kconfig"
965 source "arch/arm/mach-ks8695/Kconfig"
967 source "arch/arm/mach-lpc32xx/Kconfig"
969 source "arch/arm/mach-msm/Kconfig"
971 source "arch/arm/mach-mv78xx0/Kconfig"
973 source "arch/arm/plat-mxc/Kconfig"
975 source "arch/arm/mach-mxs/Kconfig"
977 source "arch/arm/mach-netx/Kconfig"
979 source "arch/arm/mach-nomadik/Kconfig"
980 source "arch/arm/plat-nomadik/Kconfig"
982 source "arch/arm/mach-nuc93x/Kconfig"
984 source "arch/arm/plat-omap/Kconfig"
986 source "arch/arm/mach-omap1/Kconfig"
988 source "arch/arm/mach-omap2/Kconfig"
990 source "arch/arm/mach-orion5x/Kconfig"
992 source "arch/arm/mach-pxa/Kconfig"
993 source "arch/arm/plat-pxa/Kconfig"
995 source "arch/arm/mach-mmp/Kconfig"
997 source "arch/arm/mach-realview/Kconfig"
999 source "arch/arm/mach-sa1100/Kconfig"
1001 source "arch/arm/plat-samsung/Kconfig"
1002 source "arch/arm/plat-s3c24xx/Kconfig"
1003 source "arch/arm/plat-s5p/Kconfig"
1005 source "arch/arm/plat-spear/Kconfig"
1007 source "arch/arm/plat-tcc/Kconfig"
1009 if ARCH_S3C2410
1010 source "arch/arm/mach-s3c2410/Kconfig"
1011 source "arch/arm/mach-s3c2412/Kconfig"
1012 source "arch/arm/mach-s3c2416/Kconfig"
1013 source "arch/arm/mach-s3c2440/Kconfig"
1014 source "arch/arm/mach-s3c2443/Kconfig"
1015 endif
1017 if ARCH_S3C64XX
1018 source "arch/arm/mach-s3c64xx/Kconfig"
1019 endif
1021 source "arch/arm/mach-s5p64x0/Kconfig"
1023 source "arch/arm/mach-s5pc100/Kconfig"
1025 source "arch/arm/mach-s5pv210/Kconfig"
1027 source "arch/arm/mach-exynos4/Kconfig"
1029 source "arch/arm/mach-shmobile/Kconfig"
1031 source "arch/arm/mach-tegra/Kconfig"
1033 source "arch/arm/mach-u300/Kconfig"
1035 source "arch/arm/mach-ux500/Kconfig"
1037 source "arch/arm/mach-versatile/Kconfig"
1039 source "arch/arm/mach-vexpress/Kconfig"
1040 source "arch/arm/plat-versatile/Kconfig"
1042 source "arch/arm/mach-vt8500/Kconfig"
1044 source "arch/arm/mach-w90x900/Kconfig"
1046 # Definitions to make life easier
1047 config ARCH_ACORN
1048         bool
1050 config PLAT_IOP
1051         bool
1052         select GENERIC_CLOCKEVENTS
1053         select HAVE_SCHED_CLOCK
1055 config PLAT_ORION
1056         bool
1057         select CLKSRC_MMIO
1058         select GENERIC_IRQ_CHIP
1059         select HAVE_SCHED_CLOCK
1061 config PLAT_PXA
1062         bool
1064 config PLAT_VERSATILE
1065         bool
1067 config ARM_TIMER_SP804
1068         bool
1069         select CLKSRC_MMIO
1071 source arch/arm/mm/Kconfig
1073 config IWMMXT
1074         bool "Enable iWMMXt support"
1075         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1076         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1077         help
1078           Enable support for iWMMXt context switching at run time if
1079           running on a CPU that supports it.
1081 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1082 config XSCALE_PMU
1083         bool
1084         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1085         default y
1087 config CPU_HAS_PMU
1088         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1089                    (!ARCH_OMAP3 || OMAP3_EMU)
1090         default y
1091         bool
1093 config MULTI_IRQ_HANDLER
1094         bool
1095         help
1096           Allow each machine to specify it's own IRQ handler at run time.
1098 if !MMU
1099 source "arch/arm/Kconfig-nommu"
1100 endif
1102 config ARM_ERRATA_411920
1103         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1104         depends on CPU_V6 || CPU_V6K
1105         help
1106           Invalidation of the Instruction Cache operation can
1107           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1108           It does not affect the MPCore. This option enables the ARM Ltd.
1109           recommended workaround.
1111 config ARM_ERRATA_430973
1112         bool "ARM errata: Stale prediction on replaced interworking branch"
1113         depends on CPU_V7
1114         help
1115           This option enables the workaround for the 430973 Cortex-A8
1116           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1117           interworking branch is replaced with another code sequence at the
1118           same virtual address, whether due to self-modifying code or virtual
1119           to physical address re-mapping, Cortex-A8 does not recover from the
1120           stale interworking branch prediction. This results in Cortex-A8
1121           executing the new code sequence in the incorrect ARM or Thumb state.
1122           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1123           and also flushes the branch target cache at every context switch.
1124           Note that setting specific bits in the ACTLR register may not be
1125           available in non-secure mode.
1127 config ARM_ERRATA_458693
1128         bool "ARM errata: Processor deadlock when a false hazard is created"
1129         depends on CPU_V7
1130         help
1131           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1132           erratum. For very specific sequences of memory operations, it is
1133           possible for a hazard condition intended for a cache line to instead
1134           be incorrectly associated with a different cache line. This false
1135           hazard might then cause a processor deadlock. The workaround enables
1136           the L1 caching of the NEON accesses and disables the PLD instruction
1137           in the ACTLR register. Note that setting specific bits in the ACTLR
1138           register may not be available in non-secure mode.
1140 config ARM_ERRATA_460075
1141         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1142         depends on CPU_V7
1143         help
1144           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1145           erratum. Any asynchronous access to the L2 cache may encounter a
1146           situation in which recent store transactions to the L2 cache are lost
1147           and overwritten with stale memory contents from external memory. The
1148           workaround disables the write-allocate mode for the L2 cache via the
1149           ACTLR register. Note that setting specific bits in the ACTLR register
1150           may not be available in non-secure mode.
1152 config ARM_ERRATA_742230
1153         bool "ARM errata: DMB operation may be faulty"
1154         depends on CPU_V7 && SMP
1155         help
1156           This option enables the workaround for the 742230 Cortex-A9
1157           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1158           between two write operations may not ensure the correct visibility
1159           ordering of the two writes. This workaround sets a specific bit in
1160           the diagnostic register of the Cortex-A9 which causes the DMB
1161           instruction to behave as a DSB, ensuring the correct behaviour of
1162           the two writes.
1164 config ARM_ERRATA_742231
1165         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1166         depends on CPU_V7 && SMP
1167         help
1168           This option enables the workaround for the 742231 Cortex-A9
1169           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1170           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1171           accessing some data located in the same cache line, may get corrupted
1172           data due to bad handling of the address hazard when the line gets
1173           replaced from one of the CPUs at the same time as another CPU is
1174           accessing it. This workaround sets specific bits in the diagnostic
1175           register of the Cortex-A9 which reduces the linefill issuing
1176           capabilities of the processor.
1178 config PL310_ERRATA_588369
1179         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1180         depends on CACHE_L2X0
1181         help
1182            The PL310 L2 cache controller implements three types of Clean &
1183            Invalidate maintenance operations: by Physical Address
1184            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1185            They are architecturally defined to behave as the execution of a
1186            clean operation followed immediately by an invalidate operation,
1187            both performing to the same memory location. This functionality
1188            is not correctly implemented in PL310 as clean lines are not
1189            invalidated as a result of these operations.
1191 config ARM_ERRATA_720789
1192         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1193         depends on CPU_V7 && SMP
1194         help
1195           This option enables the workaround for the 720789 Cortex-A9 (prior to
1196           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1197           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1198           As a consequence of this erratum, some TLB entries which should be
1199           invalidated are not, resulting in an incoherency in the system page
1200           tables. The workaround changes the TLB flushing routines to invalidate
1201           entries regardless of the ASID.
1203 config PL310_ERRATA_727915
1204         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1205         depends on CACHE_L2X0
1206         help
1207           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1208           operation (offset 0x7FC). This operation runs in background so that
1209           PL310 can handle normal accesses while it is in progress. Under very
1210           rare circumstances, due to this erratum, write data can be lost when
1211           PL310 treats a cacheable write transaction during a Clean &
1212           Invalidate by Way operation.
1214 config ARM_ERRATA_743622
1215         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1216         depends on CPU_V7
1217         help
1218           This option enables the workaround for the 743622 Cortex-A9
1219           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1220           optimisation in the Cortex-A9 Store Buffer may lead to data
1221           corruption. This workaround sets a specific bit in the diagnostic
1222           register of the Cortex-A9 which disables the Store Buffer
1223           optimisation, preventing the defect from occurring. This has no
1224           visible impact on the overall performance or power consumption of the
1225           processor.
1227 config ARM_ERRATA_751472
1228         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1229         depends on CPU_V7 && SMP
1230         help
1231           This option enables the workaround for the 751472 Cortex-A9 (prior
1232           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1233           completion of a following broadcasted operation if the second
1234           operation is received by a CPU before the ICIALLUIS has completed,
1235           potentially leading to corrupted entries in the cache or TLB.
1237 config ARM_ERRATA_753970
1238         bool "ARM errata: cache sync operation may be faulty"
1239         depends on CACHE_PL310
1240         help
1241           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1243           Under some condition the effect of cache sync operation on
1244           the store buffer still remains when the operation completes.
1245           This means that the store buffer is always asked to drain and
1246           this prevents it from merging any further writes. The workaround
1247           is to replace the normal offset of cache sync operation (0x730)
1248           by another offset targeting an unmapped PL310 register 0x740.
1249           This has the same effect as the cache sync operation: store buffer
1250           drain and waiting for all buffers empty.
1252 config ARM_ERRATA_754322
1253         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1254         depends on CPU_V7
1255         help
1256           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1257           r3p*) erratum. A speculative memory access may cause a page table walk
1258           which starts prior to an ASID switch but completes afterwards. This
1259           can populate the micro-TLB with a stale entry which may be hit with
1260           the new ASID. This workaround places two dsb instructions in the mm
1261           switching code so that no page table walks can cross the ASID switch.
1263 config ARM_ERRATA_754327
1264         bool "ARM errata: no automatic Store Buffer drain"
1265         depends on CPU_V7 && SMP
1266         help
1267           This option enables the workaround for the 754327 Cortex-A9 (prior to
1268           r2p0) erratum. The Store Buffer does not have any automatic draining
1269           mechanism and therefore a livelock may occur if an external agent
1270           continuously polls a memory location waiting to observe an update.
1271           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1272           written polling loops from denying visibility of updates to memory.
1274 config ARM_ERRATA_364296
1275         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1276         depends on CPU_V6 && !SMP
1277         help
1278           This options enables the workaround for the 364296 ARM1136
1279           r0p2 erratum (possible cache data corruption with
1280           hit-under-miss enabled). It sets the undocumented bit 31 in
1281           the auxiliary control register and the FI bit in the control
1282           register, thus disabling hit-under-miss without putting the
1283           processor into full low interrupt latency mode. ARM11MPCore
1284           is not affected.
1286 config ARM_ERRATA_764369
1287         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1288         depends on CPU_V7 && SMP
1289         help
1290           This option enables the workaround for erratum 764369
1291           affecting Cortex-A9 MPCore with two or more processors (all
1292           current revisions). Under certain timing circumstances, a data
1293           cache line maintenance operation by MVA targeting an Inner
1294           Shareable memory region may fail to proceed up to either the
1295           Point of Coherency or to the Point of Unification of the
1296           system. This workaround adds a DSB instruction before the
1297           relevant cache maintenance functions and sets a specific bit
1298           in the diagnostic control register of the SCU.
1300 endmenu
1302 source "arch/arm/common/Kconfig"
1304 menu "Bus support"
1306 config ARM_AMBA
1307         bool
1309 config ISA
1310         bool
1311         help
1312           Find out whether you have ISA slots on your motherboard.  ISA is the
1313           name of a bus system, i.e. the way the CPU talks to the other stuff
1314           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1315           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1316           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1318 # Select ISA DMA controller support
1319 config ISA_DMA
1320         bool
1321         select ISA_DMA_API
1323 # Select ISA DMA interface
1324 config ISA_DMA_API
1325         bool
1327 config PCI
1328         bool "PCI support" if MIGHT_HAVE_PCI
1329         help
1330           Find out whether you have a PCI motherboard. PCI is the name of a
1331           bus system, i.e. the way the CPU talks to the other stuff inside
1332           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1333           VESA. If you have PCI, say Y, otherwise N.
1335 config PCI_DOMAINS
1336         bool
1337         depends on PCI
1339 config PCI_NANOENGINE
1340         bool "BSE nanoEngine PCI support"
1341         depends on SA1100_NANOENGINE
1342         help
1343           Enable PCI on the BSE nanoEngine board.
1345 config PCI_SYSCALL
1346         def_bool PCI
1348 # Select the host bridge type
1349 config PCI_HOST_VIA82C505
1350         bool
1351         depends on PCI && ARCH_SHARK
1352         default y
1354 config PCI_HOST_ITE8152
1355         bool
1356         depends on PCI && MACH_ARMCORE
1357         default y
1358         select DMABOUNCE
1360 source "drivers/pci/Kconfig"
1362 source "drivers/pcmcia/Kconfig"
1364 endmenu
1366 menu "Kernel Features"
1368 source "kernel/time/Kconfig"
1370 config SMP
1371         bool "Symmetric Multi-Processing"
1372         depends on CPU_V6K || CPU_V7
1373         depends on GENERIC_CLOCKEVENTS
1374         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1375                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1376                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1377                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1378         select USE_GENERIC_SMP_HELPERS
1379         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1380         help
1381           This enables support for systems with more than one CPU. If you have
1382           a system with only one CPU, like most personal computers, say N. If
1383           you have a system with more than one CPU, say Y.
1385           If you say N here, the kernel will run on single and multiprocessor
1386           machines, but will use only one CPU of a multiprocessor machine. If
1387           you say Y here, the kernel will run on many, but not all, single
1388           processor machines. On a single processor machine, the kernel will
1389           run faster if you say N here.
1391           See also <file:Documentation/i386/IO-APIC.txt>,
1392           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1393           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1395           If you don't know what to do here, say N.
1397 config SMP_ON_UP
1398         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1399         depends on EXPERIMENTAL
1400         depends on SMP && !XIP_KERNEL
1401         default y
1402         help
1403           SMP kernels contain instructions which fail on non-SMP processors.
1404           Enabling this option allows the kernel to modify itself to make
1405           these instructions safe.  Disabling it allows about 1K of space
1406           savings.
1408           If you don't know what to do here, say Y.
1410 config HAVE_ARM_SCU
1411         bool
1412         help
1413           This option enables support for the ARM system coherency unit
1415 config HAVE_ARM_TWD
1416         bool
1417         depends on SMP
1418         select TICK_ONESHOT
1419         help
1420           This options enables support for the ARM timer and watchdog unit
1422 choice
1423         prompt "Memory split"
1424         default VMSPLIT_3G
1425         help
1426           Select the desired split between kernel and user memory.
1428           If you are not absolutely sure what you are doing, leave this
1429           option alone!
1431         config VMSPLIT_3G
1432                 bool "3G/1G user/kernel split"
1433         config VMSPLIT_2G
1434                 bool "2G/2G user/kernel split"
1435         config VMSPLIT_1G
1436                 bool "1G/3G user/kernel split"
1437 endchoice
1439 config PAGE_OFFSET
1440         hex
1441         default 0x40000000 if VMSPLIT_1G
1442         default 0x80000000 if VMSPLIT_2G
1443         default 0xC0000000
1445 config NR_CPUS
1446         int "Maximum number of CPUs (2-32)"
1447         range 2 32
1448         depends on SMP
1449         default "4"
1451 config HOTPLUG_CPU
1452         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1453         depends on SMP && HOTPLUG && EXPERIMENTAL
1454         help
1455           Say Y here to experiment with turning CPUs off and on.  CPUs
1456           can be controlled through /sys/devices/system/cpu.
1458 config LOCAL_TIMERS
1459         bool "Use local timer interrupts"
1460         depends on SMP
1461         default y
1462         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1463         help
1464           Enable support for local timers on SMP platforms, rather then the
1465           legacy IPI broadcast method.  Local timers allows the system
1466           accounting to be spread across the timer interval, preventing a
1467           "thundering herd" at every timer tick.
1469 source kernel/Kconfig.preempt
1471 config HZ
1472         int
1473         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1474                 ARCH_S5PV210 || ARCH_EXYNOS4
1475         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1476         default AT91_TIMER_HZ if ARCH_AT91
1477         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1478         default 100
1480 config THUMB2_KERNEL
1481         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1482         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1483         select AEABI
1484         select ARM_ASM_UNIFIED
1485         help
1486           By enabling this option, the kernel will be compiled in
1487           Thumb-2 mode. A compiler/assembler that understand the unified
1488           ARM-Thumb syntax is needed.
1490           If unsure, say N.
1492 config THUMB2_AVOID_R_ARM_THM_JUMP11
1493         bool "Work around buggy Thumb-2 short branch relocations in gas"
1494         depends on THUMB2_KERNEL && MODULES
1495         default y
1496         help
1497           Various binutils versions can resolve Thumb-2 branches to
1498           locally-defined, preemptible global symbols as short-range "b.n"
1499           branch instructions.
1501           This is a problem, because there's no guarantee the final
1502           destination of the symbol, or any candidate locations for a
1503           trampoline, are within range of the branch.  For this reason, the
1504           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1505           relocation in modules at all, and it makes little sense to add
1506           support.
1508           The symptom is that the kernel fails with an "unsupported
1509           relocation" error when loading some modules.
1511           Until fixed tools are available, passing
1512           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1513           code which hits this problem, at the cost of a bit of extra runtime
1514           stack usage in some cases.
1516           The problem is described in more detail at:
1517               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1519           Only Thumb-2 kernels are affected.
1521           Unless you are sure your tools don't have this problem, say Y.
1523 config ARM_ASM_UNIFIED
1524         bool
1526 config AEABI
1527         bool "Use the ARM EABI to compile the kernel"
1528         help
1529           This option allows for the kernel to be compiled using the latest
1530           ARM ABI (aka EABI).  This is only useful if you are using a user
1531           space environment that is also compiled with EABI.
1533           Since there are major incompatibilities between the legacy ABI and
1534           EABI, especially with regard to structure member alignment, this
1535           option also changes the kernel syscall calling convention to
1536           disambiguate both ABIs and allow for backward compatibility support
1537           (selected with CONFIG_OABI_COMPAT).
1539           To use this you need GCC version 4.0.0 or later.
1541 config OABI_COMPAT
1542         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1543         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1544         default y
1545         help
1546           This option preserves the old syscall interface along with the
1547           new (ARM EABI) one. It also provides a compatibility layer to
1548           intercept syscalls that have structure arguments which layout
1549           in memory differs between the legacy ABI and the new ARM EABI
1550           (only for non "thumb" binaries). This option adds a tiny
1551           overhead to all syscalls and produces a slightly larger kernel.
1552           If you know you'll be using only pure EABI user space then you
1553           can say N here. If this option is not selected and you attempt
1554           to execute a legacy ABI binary then the result will be
1555           UNPREDICTABLE (in fact it can be predicted that it won't work
1556           at all). If in doubt say Y.
1558 config ARCH_HAS_HOLES_MEMORYMODEL
1559         bool
1561 config ARCH_SPARSEMEM_ENABLE
1562         bool
1564 config ARCH_SPARSEMEM_DEFAULT
1565         def_bool ARCH_SPARSEMEM_ENABLE
1567 config ARCH_SELECT_MEMORY_MODEL
1568         def_bool ARCH_SPARSEMEM_ENABLE
1570 config HAVE_ARCH_PFN_VALID
1571         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1573 config HIGHMEM
1574         bool "High Memory Support"
1575         depends on MMU
1576         help
1577           The address space of ARM processors is only 4 Gigabytes large
1578           and it has to accommodate user address space, kernel address
1579           space as well as some memory mapped IO. That means that, if you
1580           have a large amount of physical memory and/or IO, not all of the
1581           memory can be "permanently mapped" by the kernel. The physical
1582           memory that is not permanently mapped is called "high memory".
1584           Depending on the selected kernel/user memory split, minimum
1585           vmalloc space and actual amount of RAM, you may not need this
1586           option which should result in a slightly faster kernel.
1588           If unsure, say n.
1590 config HIGHPTE
1591         bool "Allocate 2nd-level pagetables from highmem"
1592         depends on HIGHMEM
1594 config HW_PERF_EVENTS
1595         bool "Enable hardware performance counter support for perf events"
1596         depends on PERF_EVENTS && CPU_HAS_PMU
1597         default y
1598         help
1599           Enable hardware performance counter support for perf events. If
1600           disabled, perf events will use software events only.
1602 source "mm/Kconfig"
1604 config FORCE_MAX_ZONEORDER
1605         int "Maximum zone order" if ARCH_SHMOBILE
1606         range 11 64 if ARCH_SHMOBILE
1607         default "9" if SA1111
1608         default "11"
1609         help
1610           The kernel memory allocator divides physically contiguous memory
1611           blocks into "zones", where each zone is a power of two number of
1612           pages.  This option selects the largest power of two that the kernel
1613           keeps in the memory allocator.  If you need to allocate very large
1614           blocks of physically contiguous memory, then you may need to
1615           increase this value.
1617           This config option is actually maximum order plus one. For example,
1618           a value of 11 means that the largest free memory block is 2^10 pages.
1620 config LEDS
1621         bool "Timer and CPU usage LEDs"
1622         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1623                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1624                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1625                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1626                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1627                    ARCH_AT91 || ARCH_DAVINCI || \
1628                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1629         help
1630           If you say Y here, the LEDs on your machine will be used
1631           to provide useful information about your current system status.
1633           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1634           be able to select which LEDs are active using the options below. If
1635           you are compiling a kernel for the EBSA-110 or the LART however, the
1636           red LED will simply flash regularly to indicate that the system is
1637           still functional. It is safe to say Y here if you have a CATS
1638           system, but the driver will do nothing.
1640 config LEDS_TIMER
1641         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1642                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1643                             || MACH_OMAP_PERSEUS2
1644         depends on LEDS
1645         depends on !GENERIC_CLOCKEVENTS
1646         default y if ARCH_EBSA110
1647         help
1648           If you say Y here, one of the system LEDs (the green one on the
1649           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1650           will flash regularly to indicate that the system is still
1651           operational. This is mainly useful to kernel hackers who are
1652           debugging unstable kernels.
1654           The LART uses the same LED for both Timer LED and CPU usage LED
1655           functions. You may choose to use both, but the Timer LED function
1656           will overrule the CPU usage LED.
1658 config LEDS_CPU
1659         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1660                         !ARCH_OMAP) \
1661                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1662                         || MACH_OMAP_PERSEUS2
1663         depends on LEDS
1664         help
1665           If you say Y here, the red LED will be used to give a good real
1666           time indication of CPU usage, by lighting whenever the idle task
1667           is not currently executing.
1669           The LART uses the same LED for both Timer LED and CPU usage LED
1670           functions. You may choose to use both, but the Timer LED function
1671           will overrule the CPU usage LED.
1673 config ALIGNMENT_TRAP
1674         bool
1675         depends on CPU_CP15_MMU
1676         default y if !ARCH_EBSA110
1677         select HAVE_PROC_CPU if PROC_FS
1678         help
1679           ARM processors cannot fetch/store information which is not
1680           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1681           address divisible by 4. On 32-bit ARM processors, these non-aligned
1682           fetch/store instructions will be emulated in software if you say
1683           here, which has a severe performance impact. This is necessary for
1684           correct operation of some network protocols. With an IP-only
1685           configuration it is safe to say N, otherwise say Y.
1687 config UACCESS_WITH_MEMCPY
1688         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1689         depends on MMU && EXPERIMENTAL
1690         default y if CPU_FEROCEON
1691         help
1692           Implement faster copy_to_user and clear_user methods for CPU
1693           cores where a 8-word STM instruction give significantly higher
1694           memory write throughput than a sequence of individual 32bit stores.
1696           A possible side effect is a slight increase in scheduling latency
1697           between threads sharing the same address space if they invoke
1698           such copy operations with large buffers.
1700           However, if the CPU data cache is using a write-allocate mode,
1701           this option is unlikely to provide any performance gain.
1703 config SECCOMP
1704         bool
1705         prompt "Enable seccomp to safely compute untrusted bytecode"
1706         ---help---
1707           This kernel feature is useful for number crunching applications
1708           that may need to compute untrusted bytecode during their
1709           execution. By using pipes or other transports made available to
1710           the process as file descriptors supporting the read/write
1711           syscalls, it's possible to isolate those applications in
1712           their own address space using seccomp. Once seccomp is
1713           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1714           and the task is only allowed to execute a few safe syscalls
1715           defined by each seccomp mode.
1717 config CC_STACKPROTECTOR
1718         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1719         depends on EXPERIMENTAL
1720         help
1721           This option turns on the -fstack-protector GCC feature. This
1722           feature puts, at the beginning of functions, a canary value on
1723           the stack just before the return address, and validates
1724           the value just before actually returning.  Stack based buffer
1725           overflows (that need to overwrite this return address) now also
1726           overwrite the canary, which gets detected and the attack is then
1727           neutralized via a kernel panic.
1728           This feature requires gcc version 4.2 or above.
1730 config DEPRECATED_PARAM_STRUCT
1731         bool "Provide old way to pass kernel parameters"
1732         help
1733           This was deprecated in 2001 and announced to live on for 5 years.
1734           Some old boot loaders still use this way.
1736 endmenu
1738 menu "Boot options"
1740 config USE_OF
1741         bool "Flattened Device Tree support"
1742         select OF
1743         select OF_EARLY_FLATTREE
1744         select IRQ_DOMAIN
1745         help
1746           Include support for flattened device tree machine descriptions.
1748 # Compressed boot loader in ROM.  Yes, we really want to ask about
1749 # TEXT and BSS so we preserve their values in the config files.
1750 config ZBOOT_ROM_TEXT
1751         hex "Compressed ROM boot loader base address"
1752         default "0"
1753         help
1754           The physical address at which the ROM-able zImage is to be
1755           placed in the target.  Platforms which normally make use of
1756           ROM-able zImage formats normally set this to a suitable
1757           value in their defconfig file.
1759           If ZBOOT_ROM is not enabled, this has no effect.
1761 config ZBOOT_ROM_BSS
1762         hex "Compressed ROM boot loader BSS address"
1763         default "0"
1764         help
1765           The base address of an area of read/write memory in the target
1766           for the ROM-able zImage which must be available while the
1767           decompressor is running. It must be large enough to hold the
1768           entire decompressed kernel plus an additional 128 KiB.
1769           Platforms which normally make use of ROM-able zImage formats
1770           normally set this to a suitable value in their defconfig file.
1772           If ZBOOT_ROM is not enabled, this has no effect.
1774 config ZBOOT_ROM
1775         bool "Compressed boot loader in ROM/flash"
1776         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1777         help
1778           Say Y here if you intend to execute your compressed kernel image
1779           (zImage) directly from ROM or flash.  If unsure, say N.
1781 choice
1782         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1783         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1784         default ZBOOT_ROM_NONE
1785         help
1786           Include experimental SD/MMC loading code in the ROM-able zImage.
1787           With this enabled it is possible to write the the ROM-able zImage
1788           kernel image to an MMC or SD card and boot the kernel straight
1789           from the reset vector. At reset the processor Mask ROM will load
1790           the first part of the the ROM-able zImage which in turn loads the
1791           rest the kernel image to RAM.
1793 config ZBOOT_ROM_NONE
1794         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1795         help
1796           Do not load image from SD or MMC
1798 config ZBOOT_ROM_MMCIF
1799         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1800         help
1801           Load image from MMCIF hardware block.
1803 config ZBOOT_ROM_SH_MOBILE_SDHI
1804         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1805         help
1806           Load image from SDHI hardware block
1808 endchoice
1810 config CMDLINE
1811         string "Default kernel command string"
1812         default ""
1813         help
1814           On some architectures (EBSA110 and CATS), there is currently no way
1815           for the boot loader to pass arguments to the kernel. For these
1816           architectures, you should supply some command-line options at build
1817           time by entering them here. As a minimum, you should specify the
1818           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1820 choice
1821         prompt "Kernel command line type" if CMDLINE != ""
1822         default CMDLINE_FROM_BOOTLOADER
1824 config CMDLINE_FROM_BOOTLOADER
1825         bool "Use bootloader kernel arguments if available"
1826         help
1827           Uses the command-line options passed by the boot loader. If
1828           the boot loader doesn't provide any, the default kernel command
1829           string provided in CMDLINE will be used.
1831 config CMDLINE_EXTEND
1832         bool "Extend bootloader kernel arguments"
1833         help
1834           The command-line arguments provided by the boot loader will be
1835           appended to the default kernel command string.
1837 config CMDLINE_FORCE
1838         bool "Always use the default kernel command string"
1839         help
1840           Always use the default kernel command string, even if the boot
1841           loader passes other arguments to the kernel.
1842           This is useful if you cannot or don't want to change the
1843           command-line options your boot loader passes to the kernel.
1844 endchoice
1846 config XIP_KERNEL
1847         bool "Kernel Execute-In-Place from ROM"
1848         depends on !ZBOOT_ROM
1849         help
1850           Execute-In-Place allows the kernel to run from non-volatile storage
1851           directly addressable by the CPU, such as NOR flash. This saves RAM
1852           space since the text section of the kernel is not loaded from flash
1853           to RAM.  Read-write sections, such as the data section and stack,
1854           are still copied to RAM.  The XIP kernel is not compressed since
1855           it has to run directly from flash, so it will take more space to
1856           store it.  The flash address used to link the kernel object files,
1857           and for storing it, is configuration dependent. Therefore, if you
1858           say Y here, you must know the proper physical address where to
1859           store the kernel image depending on your own flash memory usage.
1861           Also note that the make target becomes "make xipImage" rather than
1862           "make zImage" or "make Image".  The final kernel binary to put in
1863           ROM memory will be arch/arm/boot/xipImage.
1865           If unsure, say N.
1867 config XIP_PHYS_ADDR
1868         hex "XIP Kernel Physical Location"
1869         depends on XIP_KERNEL
1870         default "0x00080000"
1871         help
1872           This is the physical address in your flash memory the kernel will
1873           be linked for and stored to.  This address is dependent on your
1874           own flash usage.
1876 config KEXEC
1877         bool "Kexec system call (EXPERIMENTAL)"
1878         depends on EXPERIMENTAL
1879         help
1880           kexec is a system call that implements the ability to shutdown your
1881           current kernel, and to start another kernel.  It is like a reboot
1882           but it is independent of the system firmware.   And like a reboot
1883           you can start any kernel with it, not just Linux.
1885           It is an ongoing process to be certain the hardware in a machine
1886           is properly shutdown, so do not be surprised if this code does not
1887           initially work for you.  It may help to enable device hotplugging
1888           support.
1890 config ATAGS_PROC
1891         bool "Export atags in procfs"
1892         depends on KEXEC
1893         default y
1894         help
1895           Should the atags used to boot the kernel be exported in an "atags"
1896           file in procfs. Useful with kexec.
1898 config CRASH_DUMP
1899         bool "Build kdump crash kernel (EXPERIMENTAL)"
1900         depends on EXPERIMENTAL
1901         help
1902           Generate crash dump after being started by kexec. This should
1903           be normally only set in special crash dump kernels which are
1904           loaded in the main kernel with kexec-tools into a specially
1905           reserved region and then later executed after a crash by
1906           kdump/kexec. The crash dump kernel must be compiled to a
1907           memory address not used by the main kernel
1909           For more details see Documentation/kdump/kdump.txt
1911 config AUTO_ZRELADDR
1912         bool "Auto calculation of the decompressed kernel image address"
1913         depends on !ZBOOT_ROM && !ARCH_U300
1914         help
1915           ZRELADDR is the physical address where the decompressed kernel
1916           image will be placed. If AUTO_ZRELADDR is selected, the address
1917           will be determined at run-time by masking the current IP with
1918           0xf8000000. This assumes the zImage being placed in the first 128MB
1919           from start of memory.
1921 endmenu
1923 menu "CPU Power Management"
1925 if ARCH_HAS_CPUFREQ
1927 source "drivers/cpufreq/Kconfig"
1929 config CPU_FREQ_IMX
1930         tristate "CPUfreq driver for i.MX CPUs"
1931         depends on ARCH_MXC && CPU_FREQ
1932         help
1933           This enables the CPUfreq driver for i.MX CPUs.
1935 config CPU_FREQ_SA1100
1936         bool
1938 config CPU_FREQ_SA1110
1939         bool
1941 config CPU_FREQ_INTEGRATOR
1942         tristate "CPUfreq driver for ARM Integrator CPUs"
1943         depends on ARCH_INTEGRATOR && CPU_FREQ
1944         default y
1945         help
1946           This enables the CPUfreq driver for ARM Integrator CPUs.
1948           For details, take a look at <file:Documentation/cpu-freq>.
1950           If in doubt, say Y.
1952 config CPU_FREQ_PXA
1953         bool
1954         depends on CPU_FREQ && ARCH_PXA && PXA25x
1955         default y
1956         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1958 config CPU_FREQ_S3C
1959         bool
1960         help
1961           Internal configuration node for common cpufreq on Samsung SoC
1963 config CPU_FREQ_S3C24XX
1964         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1965         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1966         select CPU_FREQ_S3C
1967         help
1968           This enables the CPUfreq driver for the Samsung S3C24XX family
1969           of CPUs.
1971           For details, take a look at <file:Documentation/cpu-freq>.
1973           If in doubt, say N.
1975 config CPU_FREQ_S3C24XX_PLL
1976         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1977         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1978         help
1979           Compile in support for changing the PLL frequency from the
1980           S3C24XX series CPUfreq driver. The PLL takes time to settle
1981           after a frequency change, so by default it is not enabled.
1983           This also means that the PLL tables for the selected CPU(s) will
1984           be built which may increase the size of the kernel image.
1986 config CPU_FREQ_S3C24XX_DEBUG
1987         bool "Debug CPUfreq Samsung driver core"
1988         depends on CPU_FREQ_S3C24XX
1989         help
1990           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1992 config CPU_FREQ_S3C24XX_IODEBUG
1993         bool "Debug CPUfreq Samsung driver IO timing"
1994         depends on CPU_FREQ_S3C24XX
1995         help
1996           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1998 config CPU_FREQ_S3C24XX_DEBUGFS
1999         bool "Export debugfs for CPUFreq"
2000         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2001         help
2002           Export status information via debugfs.
2004 endif
2006 source "drivers/cpuidle/Kconfig"
2008 endmenu
2010 menu "Floating point emulation"
2012 comment "At least one emulation must be selected"
2014 config FPE_NWFPE
2015         bool "NWFPE math emulation"
2016         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2017         ---help---
2018           Say Y to include the NWFPE floating point emulator in the kernel.
2019           This is necessary to run most binaries. Linux does not currently
2020           support floating point hardware so you need to say Y here even if
2021           your machine has an FPA or floating point co-processor podule.
2023           You may say N here if you are going to load the Acorn FPEmulator
2024           early in the bootup.
2026 config FPE_NWFPE_XP
2027         bool "Support extended precision"
2028         depends on FPE_NWFPE
2029         help
2030           Say Y to include 80-bit support in the kernel floating-point
2031           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2032           Note that gcc does not generate 80-bit operations by default,
2033           so in most cases this option only enlarges the size of the
2034           floating point emulator without any good reason.
2036           You almost surely want to say N here.
2038 config FPE_FASTFPE
2039         bool "FastFPE math emulation (EXPERIMENTAL)"
2040         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2041         ---help---
2042           Say Y here to include the FAST floating point emulator in the kernel.
2043           This is an experimental much faster emulator which now also has full
2044           precision for the mantissa.  It does not support any exceptions.
2045           It is very simple, and approximately 3-6 times faster than NWFPE.
2047           It should be sufficient for most programs.  It may be not suitable
2048           for scientific calculations, but you have to check this for yourself.
2049           If you do not feel you need a faster FP emulation you should better
2050           choose NWFPE.
2052 config VFP
2053         bool "VFP-format floating point maths"
2054         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2055         help
2056           Say Y to include VFP support code in the kernel. This is needed
2057           if your hardware includes a VFP unit.
2059           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2060           release notes and additional status information.
2062           Say N if your target does not have VFP hardware.
2064 config VFPv3
2065         bool
2066         depends on VFP
2067         default y if CPU_V7
2069 config NEON
2070         bool "Advanced SIMD (NEON) Extension support"
2071         depends on VFPv3 && CPU_V7
2072         help
2073           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2074           Extension.
2076 endmenu
2078 menu "Userspace binary formats"
2080 source "fs/Kconfig.binfmt"
2082 config ARTHUR
2083         tristate "RISC OS personality"
2084         depends on !AEABI
2085         help
2086           Say Y here to include the kernel code necessary if you want to run
2087           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2088           experimental; if this sounds frightening, say N and sleep in peace.
2089           You can also say M here to compile this support as a module (which
2090           will be called arthur).
2092 endmenu
2094 menu "Power management options"
2096 source "kernel/power/Kconfig"
2098 config ARCH_SUSPEND_POSSIBLE
2099         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2100         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2101                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2102         def_bool y
2104 endmenu
2106 source "net/Kconfig"
2108 source "drivers/Kconfig"
2110 source "fs/Kconfig"
2112 source "arch/arm/Kconfig.debug"
2114 source "security/Kconfig"
2116 source "crypto/Kconfig"
2118 source "lib/Kconfig"