OMAP3 clock: add a short delay when lowering CORE clk rate
commit4179f88d226abc21698b8f3bc6e2b1930c43e4f6
authorPaul Walmsley <paul@pwsan.com>
Mon, 15 Jun 2009 08:00:43 +0000 (15 02:00 -0600)
committerpaul <paul@twilight.(none)>
Mon, 15 Jun 2009 08:00:43 +0000 (15 02:00 -0600)
treedff9870c45f5d94b2f54283224b6803811f26a88
parentc06e9443a344a43a22489fc363c0d9ce74910818
OMAP3 clock: add a short delay when lowering CORE clk rate

When changing the SDRAM clock from 166MHz to 83MHz via the CORE DPLL M2
divider, add a short delay before returning to SDRAM to allow the SDRC
time to stabilize.  Without this delay, the system is prone to random
panics upon re-entering SDRAM.

This time delay varies based on MPU frequency.  At 500MHz MPU frequency at
room temperature, 64 loops seems to work okay; so add another 32 loops for
environmental and process variation.

Signed-off-by: Paul Walmsley <paul@pwsan.com>
arch/arm/mach-omap2/clock34xx.c
arch/arm/mach-omap2/sram34xx.S
arch/arm/plat-omap/include/mach/sram.h
arch/arm/plat-omap/sram.c