i2c: mxs: use MXS_DMA_CTRL_WAIT4END instead of DMA_CTRL_ACK
[linux/fpc-iii.git] / Documentation / admin-guide / perf / qcom_l3_pmu.rst
bloba3d014a46bfdb3f12b1f762648b9e223ace15630
1 ===========================================================================
2 Qualcomm Datacenter Technologies L3 Cache Performance Monitoring Unit (PMU)
3 ===========================================================================
5 This driver supports the L3 cache PMUs found in Qualcomm Datacenter Technologies
6 Centriq SoCs. The L3 cache on these SOCs is composed of multiple slices, shared
7 by all cores within a socket. Each slice is exposed as a separate uncore perf
8 PMU with device name l3cache_<socket>_<instance>. User space is responsible
9 for aggregating across slices.
11 The driver provides a description of its available events and configuration
12 options in sysfs, see /sys/devices/l3cache*. Given that these are uncore PMUs
13 the driver also exposes a "cpumask" sysfs attribute which contains a mask
14 consisting of one CPU per socket which will be used to handle all the PMU
15 events on that socket.
17 The hardware implements 32bit event counters and has a flat 8bit event space
18 exposed via the "event" format attribute. In addition to the 32bit physical
19 counters the driver supports virtual 64bit hardware counters by using hardware
20 counter chaining. This feature is exposed via the "lc" (long counter) format
21 flag. E.g.::
23   perf stat -e l3cache_0_0/read-miss,lc/
25 Given that these are uncore PMUs the driver does not support sampling, therefore
26 "perf record" will not work. Per-task perf sessions are not supported.