mtd: nand: pxa3xx: make ECC configuration checks more explicit
commit6033a949b2c466a13e84daebd99fdca5960b4db5
authorBrian Norris <computersforpeace@gmail.com>
Thu, 14 Nov 2013 22:41:32 +0000 (14 14:41 -0800)
committerBrian Norris <computersforpeace@gmail.com>
Fri, 3 Jan 2014 19:22:18 +0000 (3 11:22 -0800)
treeadd88ef2dc320e2354ad390e0cb7018a95290e5d
parent87f5336eef63f0a1d1755cfe9392e2c414605780
mtd: nand: pxa3xx: make ECC configuration checks more explicit

The Armada BCH configuration in this driver uses one of the two
following ECC schemes:

 16-bit correction per 2048 bytes
 16-bit correction per 1024 bytes

These are sufficient for mapping to the 4-bit per 512-bytes and 8-bit
per 512-bytes (respectively) minimum correctability requirements of many
common NAND.

The current code only checks for the required strength (4-bit or 8-bit)
without checking the ECC step size that is associated with that strength
(and simply assumes it is 512). While that is often a safe assumption to
make, let's make it explicit, since we have that information.

Signed-off-by: Brian Norris <computersforpeace@gmail.com>
Acked-by: Ezequiel Garcia <ezequiel.garcia@free-electrons.com>
Tested-by: Daniel Mack <zonque@gmail.com>
drivers/mtd/nand/pxa3xx_nand.c