[ARM] More MVE compare vector splat combines for ANDs
[llvm-complete.git] / test / CodeGen / PowerPC / vsx-ldst-builtin-le.ll
blob0f0426526cc1d2805c6be13b54717724bd3b7e8b
1 ; RUN: llc -verify-machineinstrs -mcpu=pwr8 -mattr=+vsx -O2 \
2 ; RUN:   -mtriple=powerpc64le-unknown-linux-gnu < %s | FileCheck %s
4 ; RUN: llc -verify-machineinstrs -mcpu=pwr9 -O2 \
5 ; RUN:   -mtriple=powerpc64le-unknown-linux-gnu < %s | FileCheck %s \
6 ; RUN:   --check-prefix=CHECK-P9
8 ; RUN: llc -verify-machineinstrs -mcpu=pwr9 -mattr=-power9-vector -O2 \
9 ; RUN:   -mtriple=powerpc64le-unknown-linux-gnu < %s | FileCheck %s
11 @vf = global <4 x float> <float -1.500000e+00, float 2.500000e+00, float -3.500000e+00, float 4.500000e+00>, align 16
12 @vd = global <2 x double> <double 3.500000e+00, double -7.500000e+00>, align 16
13 @vsi = global <4 x i32> <i32 -1, i32 2, i32 -3, i32 4>, align 16
14 @vui = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
15 @vsll = global <2 x i64> <i64 255, i64 -937>, align 16
16 @vull = global <2 x i64> <i64 1447, i64 2894>, align 16
17 @res_vsi = common global <4 x i32> zeroinitializer, align 16
18 @res_vui = common global <4 x i32> zeroinitializer, align 16
19 @res_vf = common global <4 x float> zeroinitializer, align 16
20 @res_vsll = common global <2 x i64> zeroinitializer, align 16
21 @res_vull = common global <2 x i64> zeroinitializer, align 16
22 @res_vd = common global <2 x double> zeroinitializer, align 16
24 define void @test1() {
25 entry:
26 ; CHECK-LABEL: test1
27 ; CHECK-P9-LABEL: test1
28 ; CHECK: lxvd2x
29 ; CHECK-P9-DAG: lxv
30   %0 = call <4 x i32> @llvm.ppc.vsx.lxvw4x(i8* bitcast (<4 x i32>* @vsi to i8*))
31 ; CHECK: stxvd2x
32 ; CHECK-P9-DAG: stxv
33   store <4 x i32> %0, <4 x i32>* @res_vsi, align 16
34 ; CHECK: lxvd2x
35 ; CHECK-P9-DAG: lxv
36   %1 = call <4 x i32> @llvm.ppc.vsx.lxvw4x(i8* bitcast (<4 x i32>* @vui to i8*))
37 ; CHECK: stxvd2x
38 ; CHECK-P9-DAG: stxv
39   store <4 x i32> %1, <4 x i32>* @res_vui, align 16
40 ; CHECK: lxvd2x
41 ; CHECK-P9-DAG: lxv
42   %2 = call <4 x i32> @llvm.ppc.vsx.lxvw4x(i8* bitcast (<4 x float>* @vf to i8*))
43   %3 = bitcast <4 x i32> %2 to <4 x float>
44 ; CHECK: stxvd2x
45 ; CHECK-P9-DAG: stxv
46   store <4 x float> %3, <4 x float>* @res_vf, align 16
47 ; CHECK: lxvd2x
48 ; CHECK-P9-DAG: lxv
49   %4 = call <2 x double> @llvm.ppc.vsx.lxvd2x(i8* bitcast (<2 x i64>* @vsll to i8*))
50   %5 = bitcast <2 x double> %4 to <2 x i64>
51 ; CHECK: stxvd2x
52 ; CHECK-P9-DAG: stxv
53   store <2 x i64> %5, <2 x i64>* @res_vsll, align 16
54 ; CHECK: lxvd2x
55 ; CHECK-P9-DAG: lxv
56   %6 = call <2 x double> @llvm.ppc.vsx.lxvd2x(i8* bitcast (<2 x i64>* @vull to i8*))
57   %7 = bitcast <2 x double> %6 to <2 x i64>
58 ; CHECK: stxvd2x
59 ; CHECK-P9-DAG: stxv
60   store <2 x i64> %7, <2 x i64>* @res_vull, align 16
61 ; CHECK: lxvd2x
62 ; CHECK-P9-DAG: lxv
63   %8 = call <2 x double> @llvm.ppc.vsx.lxvd2x(i8* bitcast (<2 x double>* @vd to i8*))
64 ; CHECK: stxvd2x
65 ; CHECK-P9-DAG: stxv
66   store <2 x double> %8, <2 x double>* @res_vd, align 16
67 ; CHECK: lxvd2x
68 ; CHECK-P9-DAG: lxv
69   %9 = load <4 x i32>, <4 x i32>* @vsi, align 16
70 ; CHECK: stxvd2x
71 ; CHECK-P9-DAG: stxv
72   call void @llvm.ppc.vsx.stxvw4x(<4 x i32> %9, i8* bitcast (<4 x i32>* @res_vsi to i8*))
73 ; CHECK: lxvd2x
74 ; CHECK-P9-DAG: lxv
75   %10 = load <4 x i32>, <4 x i32>* @vui, align 16
76 ; CHECK: stxvd2x
77 ; CHECK-P9-DAG: stxv
78   call void @llvm.ppc.vsx.stxvw4x(<4 x i32> %10, i8* bitcast (<4 x i32>* @res_vui to i8*))
79 ; CHECK: lxvd2x
80 ; CHECK-P9-DAG: lxv
81   %11 = load <4 x float>, <4 x float>* @vf, align 16
82   %12 = bitcast <4 x float> %11 to <4 x i32>
83 ; CHECK: stxvd2x
84 ; CHECK-P9-DAG: stxv
85   call void @llvm.ppc.vsx.stxvw4x(<4 x i32> %12, i8* bitcast (<4 x float>* @res_vf to i8*))
86 ; CHECK: lxvd2x
87 ; CHECK-P9-DAG: lxv
88   %13 = load <2 x i64>, <2 x i64>* @vsll, align 16
89   %14 = bitcast <2 x i64> %13 to <2 x double>
90 ; CHECK: stxvd2x
91 ; CHECK-P9-DAG: stxv
92   call void @llvm.ppc.vsx.stxvd2x(<2 x double> %14, i8* bitcast (<2 x i64>* @res_vsll to i8*))
93 ; CHECK: lxvd2x
94 ; CHECK-P9-DAG: lxv
95   %15 = load <2 x i64>, <2 x i64>* @vull, align 16
96   %16 = bitcast <2 x i64> %15 to <2 x double>
97 ; CHECK: stxvd2x
98 ; CHECK-P9-DAG: stxv
99   call void @llvm.ppc.vsx.stxvd2x(<2 x double> %16, i8* bitcast (<2 x i64>* @res_vull to i8*))
100 ; CHECK: lxvd2x
101 ; CHECK-P9-DAG: lxv
102   %17 = load <2 x double>, <2 x double>* @vd, align 16
103 ; CHECK: stxvd2x
104 ; CHECK-P9-DAG: stxv
105   call void @llvm.ppc.vsx.stxvd2x(<2 x double> %17, i8* bitcast (<2 x double>* @res_vd to i8*))
106   ret void
109 declare void @llvm.ppc.vsx.stxvd2x(<2 x double>, i8*)
110 declare void @llvm.ppc.vsx.stxvw4x(<4 x i32>, i8*)
111 declare <2 x double> @llvm.ppc.vsx.lxvd2x(i8*)
112 declare <4 x i32> @llvm.ppc.vsx.lxvw4x(i8*)