[ARM] More MVE compare vector splat combines for ANDs
[llvm-complete.git] / test / CodeGen / SystemZ / branch-11.ll
blobce7b3ef267b496265032c46e2c3e9e489fbf9c12
1 ; Test indirect jumps on z14.
3 ; RUN: llc < %s -mtriple=s390x-linux-gnu -mcpu=z14 | FileCheck %s
5 define i32 @f1(i32 %x, i32 %y, i32 %op) {
6 ; CHECK-LABEL: f1:
7 ; CHECK: ahi %r4, -1
8 ; CHECK: clibh %r4, 5, 0(%r14)
9 ; CHECK: llgfr [[OP64:%r[0-5]]], %r4
10 ; CHECK: sllg [[INDEX:%r[1-5]]], [[OP64]], 3
11 ; CHECK: larl [[BASE:%r[1-5]]]
12 ; CHECK: bi 0([[BASE]],[[INDEX]])
13 entry:
14   switch i32 %op, label %exit [
15     i32 1, label %b.add
16     i32 2, label %b.sub
17     i32 3, label %b.and
18     i32 4, label %b.or
19     i32 5, label %b.xor
20     i32 6, label %b.mul
21   ]
23 b.add:
24   %add = add i32 %x, %y
25   br label %exit
27 b.sub:
28   %sub = sub i32 %x, %y
29   br label %exit
31 b.and:
32   %and = and i32 %x, %y
33   br label %exit
35 b.or:
36   %or = or i32 %x, %y
37   br label %exit
39 b.xor:
40   %xor = xor i32 %x, %y
41   br label %exit
43 b.mul:
44   %mul = mul i32 %x, %y
45   br label %exit
47 exit:
48   %res = phi i32 [ %x,   %entry ],
49                  [ %add, %b.add ],
50                  [ %sub, %b.sub ],
51                  [ %and, %b.and ],
52                  [ %or,  %b.or ],
53                  [ %xor, %b.xor ],
54                  [ %mul, %b.mul ]
55   ret i32 %res