[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / MIR / X86 / expected-load-or-store-in-memory-operand.mir
blob6be0a902ec90897ce53bf31406f4e58b74b4942b
1 # RUN: not llc -march=x86-64 -run-pass none -o /dev/null %s 2>&1 | FileCheck %s
3 --- |
5   define i32 @test(i32* %a) {
6   entry:
7     %b = load i32, i32* %a
8     ret i32 %b
9   }
11 ...
12 ---
13 name:            test
14 tracksRegLiveness: true
15 liveins:
16   - { reg: '$rdi' }
17 body: |
18   bb.0.entry:
19     liveins: $rdi
20   ; CHECK: [[@LINE+1]]:48: expected 'load' or 'store' memory operation
21     $eax = MOV32rm killed $rdi, 1, _, 0, _ :: (4 from %ir.a)
22     RETQ $eax
23 ...