[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / blockaddr.ll
blob0e924b1100345327171ad986210ab86cfc15933b
1 ; RUN: llc -march=mipsel -relocation-model=pic < %s \
2 ; RUN:   | FileCheck %s -check-prefix=PIC-O32
3 ; RUN: llc -march=mipsel -relocation-model=static < %s \
4 ; RUN:   | FileCheck %s -check-prefix=STATIC-O32
5 ; RUN: llc -march=mips64el -mcpu=mips64r2 -target-abi n32 \
6 ; RUN:     -relocation-model=pic < %s | FileCheck %s -check-prefix=PIC-N32
7 ; RUN: llc -march=mips64el -mcpu=mips64r2 -target-abi n32 \
8 ; RUN:      -relocation-model=static < %s | FileCheck %s -check-prefix=STATIC-N32
9 ; RUN: llc -march=mips64el -mcpu=mips64r2 -target-abi n64 \
10 ; RUN:     -relocation-model=pic < %s | FileCheck %s -check-prefix=PIC-N64
11 ; RUN: llc -march=mips64el -mcpu=mips64r2 -target-abi n64 \
12 ; RUN:     -relocation-model=static < %s | FileCheck %s -check-prefix=STATIC-N64
13 ; RUN: llc -mtriple=mipsel-linux-gnu -march=mipsel -mcpu=mips32 -mattr=+mips16 \
14 ; RUN:     -relocation-model=static < %s | FileCheck %s -check-prefix=STATIC-MIPS16
16 @reg = common global i8* null, align 4
18 define i8* @dummy(i8* %x) nounwind readnone noinline {
19 entry:
20   ret i8* %x
23 ; PIC-O32: lw  $[[R0:[0-9]+]], %got($tmp[[T0:[0-9]+]])
24 ; PIC-O32: addiu ${{[0-9]+}}, $[[R0]], %lo($tmp[[T0]])
25 ; PIC-O32: lw  $[[R1:[0-9]+]], %got($tmp[[T1:[0-9]+]])
26 ; PIC-O32: addiu ${{[0-9]+}}, $[[R1]], %lo($tmp[[T1]])
28 ; STATIC-O32: lui  $[[R2:[0-9]+]], %hi($tmp[[T2:[0-9]+]])
29 ; STATIC-O32: addiu ${{[0-9]+}}, $[[R2]], %lo($tmp[[T2]])
30 ; STATIC-O32: lui   $[[R3:[0-9]+]], %hi($tmp[[T3:[0-9]+]])
31 ; STATIC-O32: addiu ${{[0-9]+}}, $[[R3]], %lo($tmp[[T3]])
33 ; PIC-N32: lw  $[[R0:[0-9]+]], %got_page(.Ltmp[[T0:[0-9]+]])
34 ; PIC-N32: addiu ${{[0-9]+}}, $[[R0]], %got_ofst(.Ltmp[[T0]])
35 ; PIC-N32: lw  $[[R1:[0-9]+]], %got_page(.Ltmp[[T1:[0-9]+]])
36 ; PIC-N32: addiu ${{[0-9]+}}, $[[R1]], %got_ofst(.Ltmp[[T1]])
38 ; STATIC-N32: lui  $[[R2:[0-9]+]], %hi(.Ltmp[[T2:[0-9]+]])
39 ; STATIC-N32: addiu ${{[0-9]+}}, $[[R2]], %lo(.Ltmp[[T2]])
40 ; STATIC-N32: lui   $[[R3:[0-9]+]], %hi(.Ltmp[[T3:[0-9]+]])
41 ; STATIC-N32: addiu ${{[0-9]+}}, $[[R3]], %lo(.Ltmp[[T3]])
43 ; PIC-N64: ld  $[[R0:[0-9]+]], %got_page(.Ltmp[[T0:[0-9]+]])
44 ; PIC-N64: daddiu ${{[0-9]+}}, $[[R0]], %got_ofst(.Ltmp[[T0]])
45 ; PIC-N64: ld  $[[R1:[0-9]+]], %got_page(.Ltmp[[T1:[0-9]+]])
46 ; PIC-N64: daddiu ${{[0-9]+}}, $[[R1]], %got_ofst(.Ltmp[[T1]])
48 ; STATIC-N64: lui $[[R0:[0-9]]], %highest(.Ltmp[[L0:[0-9]]])
49 ; STATIC-N64: daddiu $[[R1:[0-9]]], $[[R0]], %higher(.Ltmp[[L0]])
50 ; STATIC-N64: dsll $[[R2:[0-9]]], $[[R1]], 16
51 ; STATIC-N64: daddiu $[[R3:[0-9]]], $[[R2]], %hi(.Ltmp[[L0]])
52 ; STATIC-N64: dsll $[[R4:[0-9]]], $[[R3]], 16
53 ; STATIC-N64: daddiu $[[R5:[0-9]]], $[[R4]], %lo(.Ltmp[[L0]])
55 ; STATIC-MIPS16: .ent   f
56 ; STATIC-MIPS16: li   $[[R0:[0-9]+]], %hi($tmp[[L0:[0-9]+]])
57 ; STATIC-MIPS16: sll  $[[R1:[0-9]+]], $[[R0]], 16
58 ; STATIC-MIPS16: li   $[[R2:[0-9]+]], %lo($tmp[[L0]])
59 ; STATIC-MIPS16: addu $[[R3:[0-9]+]], $[[R1]], $[[R2]]
60 ; STATIC-MIPS16: jal    dummy
62 define void @f() nounwind {
63 entry:
64   %call = tail call i8* @dummy(i8* blockaddress(@f, %baz))
65   indirectbr i8* %call, [label %baz, label %foo]
67 foo:                                              ; preds = %foo, %entry
68   store i8* blockaddress(@f, %foo), i8** @reg, align 4
69   br label %foo
71 baz:                                              ; preds = %entry
72   store i8* null, i8** @reg, align 4
73   ret void