[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / brconeq.ll
blob7c3c31e0ec3c4e4da927987a3a682377c77a12a0
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
3 @i = global i32 5, align 4
4 @j = global i32 10, align 4
5 @result = global i32 0, align 4
7 define void @test() nounwind {
8 entry:
9   %0 = load i32, i32* @i, align 4
10   %1 = load i32, i32* @j, align 4
11   %cmp = icmp eq i32 %0, %1
12 ; 16:   cmp     ${{[0-9]+}}, ${{[0-9]+}}
13 ; 16:   bteqz   $[[LABEL:[0-9A-Ba-b_]+]]
14 ; 16: $[[LABEL]]:
15   br i1 %cmp, label %if.end, label %if.then
17 if.then:                                          ; preds = %entry
18   store i32 1, i32* @result, align 4
19   br label %if.end
21 if.end:                                           ; preds = %entry, %if.then
22   ret void