[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / lbu1.ll
blob32515411b7d477b2ec3dc2bb45a13cf9898861df
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
3 @c = global i8 97, align 1
4 @.str = private unnamed_addr constant [5 x i8] c"%c \0A\00", align 1
6 define i32 @main() nounwind {
7 entry:
8   %i = alloca i32, align 4
9   %0 = load i8, i8* @c, align 1
10   %conv = zext i8 %0 to i32
11 ; 16:   lbu     ${{[0-9]+}}, 0(${{[0-9]+}})
12   store i32 %conv, i32* %i, align 4
13   %1 = load i8, i8* @c, align 1
14   %conv1 = zext i8 %1 to i32
15   %call = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([5 x i8], [5 x i8]* @.str, i32 0, i32 0), i32 %conv1)
16   ret i32 0
19 declare i32 @printf(i8*, ...)