[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / sub2.ll
blobd10cddb9e6b9eb89522beee4e5b9a46c303bd296
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
3 @i = global i32 10, align 4
4 @j = global i32 20, align 4
5 @.str = private unnamed_addr constant [4 x i8] c"%i\0A\00", align 1
7 define i32 @main() nounwind {
8 entry:
9   %0 = load i32, i32* @j, align 4
10   %1 = load i32, i32* @i, align 4
11   %sub = sub nsw i32 %0, %1
12 ; 16:   subu    ${{[0-9]+}}, ${{[0-9]+}}, ${{[0-9]+}}
13   %call = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([4 x i8], [4 x i8]* @.str, i32 0, i32 0), i32 %sub)
14   ret i32 0
17 declare i32 @printf(i8*, ...)