[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / Instrumentation / HWAddressSanitizer / kernel.ll
blob3f5891c1dddbaa822ff5d44c0b9eb90994169b62
1 ; Test KHWASan instrumentation.
3 ; RUN: opt < %s -hwasan -hwasan-kernel=1 -hwasan-recover=1 -S | FileCheck %s --allow-empty --check-prefixes=INIT
4 ; RUN: opt < %s -hwasan -hwasan-kernel=1 -hwasan-recover=1 -S | FileCheck %s  --check-prefixes=CHECK,NOOFFSET,MATCH-ALL
5 ; RUN: opt < %s -hwasan -hwasan-kernel=1 -hwasan-recover=1 -hwasan-mapping-offset=12345678 -S | FileCheck %s  --check-prefixes=CHECK,OFFSET,MATCH-ALL
6 ; RUN: opt < %s -hwasan -hwasan-kernel=1 -hwasan-recover=1 -hwasan-match-all-tag=-1 -S | FileCheck %s  --check-prefixes=CHECK,NOOFFSET,NO-MATCH-ALL
8 target datalayout = "e-m:e-i8:8:32-i16:16:32-i64:64-i128:128-n32:64-S128"
9 target triple = "aarch64--linux-android"
11 define i8 @test_load(i8* %a) sanitize_hwaddress {
12 ; CHECK-LABEL: @test_load(
13 ; CHECK: %[[A:[^ ]*]] = ptrtoint i8* %a to i64
14 ; CHECK: %[[B:[^ ]*]] = lshr i64 %[[A]], 56
15 ; CHECK: %[[PTRTAG:[^ ]*]] = trunc i64 %[[B]] to i8
16 ; CHECK: %[[C:[^ ]*]] = or i64 %[[A]], -72057594037927936
17 ; CHECK: %[[D:[^ ]*]] = lshr i64 %[[C]], 4
19 ; NOOFFSET: %[[E:[^ ]*]] = inttoptr i64 %[[D]] to i8*
21 ; OFFSET: %[[E:[^ ]*]] = getelementptr i8, i8* inttoptr (i64 12345678 to i8*), i64 %[[D]]
23 ; CHECK: %[[MEMTAG:[^ ]*]] = load i8, i8* %[[E]]
24 ; CHECK: %[[F:[^ ]*]] = icmp ne i8 %[[PTRTAG]], %[[MEMTAG]]
26 ; MATCH-ALL: %[[G:[^ ]*]] = icmp ne i8 %[[PTRTAG]], -1
27 ; MATCH-ALL: %[[H:[^ ]*]] = and i1 %[[F]], %[[G]]
28 ; MATCH-ALL: br i1 %[[H]], label {{.*}}, label {{.*}}, !prof {{.*}}
30 ; NO-MATCH-ALL: br i1 %[[F]], label {{.*}}, label {{.*}}, !prof {{.*}}
32 ; CHECK: call void asm sideeffect "brk #2336", "{x0}"(i64 %[[A]])
33 ; CHECK: br label
35 ; CHECK: %[[G:[^ ]*]] = load i8, i8* %a, align 4
36 ; CHECK: ret i8 %[[G]]
38 entry:
39   %b = load i8, i8* %a, align 4
40   ret i8 %b
43 ; INIT-NOT: call void @__hwasan_init