[InstCombine] Signed saturation patterns
[llvm-complete.git] / test / CodeGen / Thumb2 / mve-vcmpf.ll
blob9e793caac3dd62bd414e417a90a0e0e728250b29
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=thumbv8.1m.main-arm-none-eabi -mattr=+mve,+fullfp16 -verify-machineinstrs %s -o - | FileCheck %s --check-prefix=CHECK --check-prefix=CHECK-MVE
3 ; RUN: llc -mtriple=thumbv8.1m.main-arm-none-eabi -mattr=+mve.fp -verify-machineinstrs %s -o - | FileCheck %s --check-prefix=CHECK --check-prefix=CHECK-MVEFP
5 define arm_aapcs_vfpcc <4 x float> @vcmp_oeq_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
6 ; CHECK-MVE-LABEL: vcmp_oeq_v4f32:
7 ; CHECK-MVE:       @ %bb.0: @ %entry
8 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
9 ; CHECK-MVE-NEXT:    movs r1, #0
10 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
11 ; CHECK-MVE-NEXT:    it eq
12 ; CHECK-MVE-NEXT:    moveq r1, #1
13 ; CHECK-MVE-NEXT:    cmp r1, #0
14 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
15 ; CHECK-MVE-NEXT:    cset r1, ne
16 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
17 ; CHECK-MVE-NEXT:    mov.w r2, #0
18 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
19 ; CHECK-MVE-NEXT:    it eq
20 ; CHECK-MVE-NEXT:    moveq r2, #1
21 ; CHECK-MVE-NEXT:    cmp r2, #0
22 ; CHECK-MVE-NEXT:    cset r2, ne
23 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
24 ; CHECK-MVE-NEXT:    mov.w r3, #0
25 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
26 ; CHECK-MVE-NEXT:    it eq
27 ; CHECK-MVE-NEXT:    moveq r3, #1
28 ; CHECK-MVE-NEXT:    cmp r3, #0
29 ; CHECK-MVE-NEXT:    cset r3, ne
30 ; CHECK-MVE-NEXT:    movs r0, #0
31 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
32 ; CHECK-MVE-NEXT:    it eq
33 ; CHECK-MVE-NEXT:    moveq r0, #1
34 ; CHECK-MVE-NEXT:    cmp r0, #0
35 ; CHECK-MVE-NEXT:    cset r0, ne
36 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
37 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
38 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
39 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
40 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
41 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
42 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
43 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
44 ; CHECK-MVE-NEXT:    bx lr
46 ; CHECK-MVEFP-LABEL: vcmp_oeq_v4f32:
47 ; CHECK-MVEFP:       @ %bb.0: @ %entry
48 ; CHECK-MVEFP-NEXT:    vcmp.f32 eq, q0, q1
49 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
50 ; CHECK-MVEFP-NEXT:    bx lr
51 entry:
52   %c = fcmp oeq <4 x float> %src, %src2
53   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
54   ret <4 x float> %s
57 define arm_aapcs_vfpcc <4 x float> @vcmp_one_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
58 ; CHECK-MVE-LABEL: vcmp_one_v4f32:
59 ; CHECK-MVE:       @ %bb.0: @ %entry
60 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
61 ; CHECK-MVE-NEXT:    movs r1, #0
62 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
63 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
64 ; CHECK-MVE-NEXT:    it mi
65 ; CHECK-MVE-NEXT:    movmi r1, #1
66 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
67 ; CHECK-MVE-NEXT:    it gt
68 ; CHECK-MVE-NEXT:    movgt r1, #1
69 ; CHECK-MVE-NEXT:    cmp r1, #0
70 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
71 ; CHECK-MVE-NEXT:    mov.w r2, #0
72 ; CHECK-MVE-NEXT:    cset r1, ne
73 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
74 ; CHECK-MVE-NEXT:    it mi
75 ; CHECK-MVE-NEXT:    movmi r2, #1
76 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
77 ; CHECK-MVE-NEXT:    it gt
78 ; CHECK-MVE-NEXT:    movgt r2, #1
79 ; CHECK-MVE-NEXT:    cmp r2, #0
80 ; CHECK-MVE-NEXT:    mov.w r3, #0
81 ; CHECK-MVE-NEXT:    cset r2, ne
82 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
83 ; CHECK-MVE-NEXT:    it mi
84 ; CHECK-MVE-NEXT:    movmi r3, #1
85 ; CHECK-MVE-NEXT:    it gt
86 ; CHECK-MVE-NEXT:    movgt r3, #1
87 ; CHECK-MVE-NEXT:    cmp r3, #0
88 ; CHECK-MVE-NEXT:    mov.w r0, #0
89 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
90 ; CHECK-MVE-NEXT:    cset r3, ne
91 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
92 ; CHECK-MVE-NEXT:    it mi
93 ; CHECK-MVE-NEXT:    movmi r0, #1
94 ; CHECK-MVE-NEXT:    it gt
95 ; CHECK-MVE-NEXT:    movgt r0, #1
96 ; CHECK-MVE-NEXT:    cmp r0, #0
97 ; CHECK-MVE-NEXT:    cset r0, ne
98 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
99 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
100 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
101 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
102 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
103 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
104 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
105 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
106 ; CHECK-MVE-NEXT:    bx lr
108 ; CHECK-MVEFP-LABEL: vcmp_one_v4f32:
109 ; CHECK-MVEFP:       @ %bb.0: @ %entry
110 ; CHECK-MVEFP-NEXT:    vpt.f32 le, q1, q0
111 ; CHECK-MVEFP-NEXT:    vcmpt.f32 le, q0, q1
112 ; CHECK-MVEFP-NEXT:    vpnot
113 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
114 ; CHECK-MVEFP-NEXT:    bx lr
115 entry:
116   %c = fcmp one <4 x float> %src, %src2
117   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
118   ret <4 x float> %s
121 define arm_aapcs_vfpcc <4 x float> @vcmp_ogt_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
122 ; CHECK-MVE-LABEL: vcmp_ogt_v4f32:
123 ; CHECK-MVE:       @ %bb.0: @ %entry
124 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
125 ; CHECK-MVE-NEXT:    movs r1, #0
126 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
127 ; CHECK-MVE-NEXT:    it gt
128 ; CHECK-MVE-NEXT:    movgt r1, #1
129 ; CHECK-MVE-NEXT:    cmp r1, #0
130 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
131 ; CHECK-MVE-NEXT:    cset r1, ne
132 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
133 ; CHECK-MVE-NEXT:    mov.w r2, #0
134 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
135 ; CHECK-MVE-NEXT:    it gt
136 ; CHECK-MVE-NEXT:    movgt r2, #1
137 ; CHECK-MVE-NEXT:    cmp r2, #0
138 ; CHECK-MVE-NEXT:    cset r2, ne
139 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
140 ; CHECK-MVE-NEXT:    mov.w r3, #0
141 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
142 ; CHECK-MVE-NEXT:    it gt
143 ; CHECK-MVE-NEXT:    movgt r3, #1
144 ; CHECK-MVE-NEXT:    cmp r3, #0
145 ; CHECK-MVE-NEXT:    cset r3, ne
146 ; CHECK-MVE-NEXT:    movs r0, #0
147 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
148 ; CHECK-MVE-NEXT:    it gt
149 ; CHECK-MVE-NEXT:    movgt r0, #1
150 ; CHECK-MVE-NEXT:    cmp r0, #0
151 ; CHECK-MVE-NEXT:    cset r0, ne
152 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
153 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
154 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
155 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
156 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
157 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
158 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
159 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
160 ; CHECK-MVE-NEXT:    bx lr
162 ; CHECK-MVEFP-LABEL: vcmp_ogt_v4f32:
163 ; CHECK-MVEFP:       @ %bb.0: @ %entry
164 ; CHECK-MVEFP-NEXT:    vcmp.f32 gt, q0, q1
165 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
166 ; CHECK-MVEFP-NEXT:    bx lr
167 entry:
168   %c = fcmp ogt <4 x float> %src, %src2
169   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
170   ret <4 x float> %s
173 define arm_aapcs_vfpcc <4 x float> @vcmp_oge_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
174 ; CHECK-MVE-LABEL: vcmp_oge_v4f32:
175 ; CHECK-MVE:       @ %bb.0: @ %entry
176 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
177 ; CHECK-MVE-NEXT:    movs r1, #0
178 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
179 ; CHECK-MVE-NEXT:    it ge
180 ; CHECK-MVE-NEXT:    movge r1, #1
181 ; CHECK-MVE-NEXT:    cmp r1, #0
182 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
183 ; CHECK-MVE-NEXT:    cset r1, ne
184 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
185 ; CHECK-MVE-NEXT:    mov.w r2, #0
186 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
187 ; CHECK-MVE-NEXT:    it ge
188 ; CHECK-MVE-NEXT:    movge r2, #1
189 ; CHECK-MVE-NEXT:    cmp r2, #0
190 ; CHECK-MVE-NEXT:    cset r2, ne
191 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
192 ; CHECK-MVE-NEXT:    mov.w r3, #0
193 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
194 ; CHECK-MVE-NEXT:    it ge
195 ; CHECK-MVE-NEXT:    movge r3, #1
196 ; CHECK-MVE-NEXT:    cmp r3, #0
197 ; CHECK-MVE-NEXT:    cset r3, ne
198 ; CHECK-MVE-NEXT:    movs r0, #0
199 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
200 ; CHECK-MVE-NEXT:    it ge
201 ; CHECK-MVE-NEXT:    movge r0, #1
202 ; CHECK-MVE-NEXT:    cmp r0, #0
203 ; CHECK-MVE-NEXT:    cset r0, ne
204 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
205 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
206 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
207 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
208 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
209 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
210 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
211 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
212 ; CHECK-MVE-NEXT:    bx lr
214 ; CHECK-MVEFP-LABEL: vcmp_oge_v4f32:
215 ; CHECK-MVEFP:       @ %bb.0: @ %entry
216 ; CHECK-MVEFP-NEXT:    vcmp.f32 ge, q0, q1
217 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
218 ; CHECK-MVEFP-NEXT:    bx lr
219 entry:
220   %c = fcmp oge <4 x float> %src, %src2
221   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
222   ret <4 x float> %s
225 define arm_aapcs_vfpcc <4 x float> @vcmp_olt_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
226 ; CHECK-MVE-LABEL: vcmp_olt_v4f32:
227 ; CHECK-MVE:       @ %bb.0: @ %entry
228 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
229 ; CHECK-MVE-NEXT:    movs r1, #0
230 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
231 ; CHECK-MVE-NEXT:    it mi
232 ; CHECK-MVE-NEXT:    movmi r1, #1
233 ; CHECK-MVE-NEXT:    cmp r1, #0
234 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
235 ; CHECK-MVE-NEXT:    cset r1, ne
236 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
237 ; CHECK-MVE-NEXT:    mov.w r2, #0
238 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
239 ; CHECK-MVE-NEXT:    it mi
240 ; CHECK-MVE-NEXT:    movmi r2, #1
241 ; CHECK-MVE-NEXT:    cmp r2, #0
242 ; CHECK-MVE-NEXT:    cset r2, ne
243 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
244 ; CHECK-MVE-NEXT:    mov.w r3, #0
245 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
246 ; CHECK-MVE-NEXT:    it mi
247 ; CHECK-MVE-NEXT:    movmi r3, #1
248 ; CHECK-MVE-NEXT:    cmp r3, #0
249 ; CHECK-MVE-NEXT:    cset r3, ne
250 ; CHECK-MVE-NEXT:    movs r0, #0
251 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
252 ; CHECK-MVE-NEXT:    it mi
253 ; CHECK-MVE-NEXT:    movmi r0, #1
254 ; CHECK-MVE-NEXT:    cmp r0, #0
255 ; CHECK-MVE-NEXT:    cset r0, ne
256 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
257 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
258 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
259 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
260 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
261 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
262 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
263 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
264 ; CHECK-MVE-NEXT:    bx lr
266 ; CHECK-MVEFP-LABEL: vcmp_olt_v4f32:
267 ; CHECK-MVEFP:       @ %bb.0: @ %entry
268 ; CHECK-MVEFP-NEXT:    vcmp.f32 gt, q1, q0
269 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
270 ; CHECK-MVEFP-NEXT:    bx lr
271 entry:
272   %c = fcmp olt <4 x float> %src, %src2
273   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
274   ret <4 x float> %s
277 define arm_aapcs_vfpcc <4 x float> @vcmp_ole_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
278 ; CHECK-MVE-LABEL: vcmp_ole_v4f32:
279 ; CHECK-MVE:       @ %bb.0: @ %entry
280 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
281 ; CHECK-MVE-NEXT:    movs r1, #0
282 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
283 ; CHECK-MVE-NEXT:    it ls
284 ; CHECK-MVE-NEXT:    movls r1, #1
285 ; CHECK-MVE-NEXT:    cmp r1, #0
286 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
287 ; CHECK-MVE-NEXT:    cset r1, ne
288 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
289 ; CHECK-MVE-NEXT:    mov.w r2, #0
290 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
291 ; CHECK-MVE-NEXT:    it ls
292 ; CHECK-MVE-NEXT:    movls r2, #1
293 ; CHECK-MVE-NEXT:    cmp r2, #0
294 ; CHECK-MVE-NEXT:    cset r2, ne
295 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
296 ; CHECK-MVE-NEXT:    mov.w r3, #0
297 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
298 ; CHECK-MVE-NEXT:    it ls
299 ; CHECK-MVE-NEXT:    movls r3, #1
300 ; CHECK-MVE-NEXT:    cmp r3, #0
301 ; CHECK-MVE-NEXT:    cset r3, ne
302 ; CHECK-MVE-NEXT:    movs r0, #0
303 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
304 ; CHECK-MVE-NEXT:    it ls
305 ; CHECK-MVE-NEXT:    movls r0, #1
306 ; CHECK-MVE-NEXT:    cmp r0, #0
307 ; CHECK-MVE-NEXT:    cset r0, ne
308 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
309 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
310 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
311 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
312 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
313 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
314 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
315 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
316 ; CHECK-MVE-NEXT:    bx lr
318 ; CHECK-MVEFP-LABEL: vcmp_ole_v4f32:
319 ; CHECK-MVEFP:       @ %bb.0: @ %entry
320 ; CHECK-MVEFP-NEXT:    vcmp.f32 ge, q1, q0
321 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
322 ; CHECK-MVEFP-NEXT:    bx lr
323 entry:
324   %c = fcmp ole <4 x float> %src, %src2
325   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
326   ret <4 x float> %s
329 define arm_aapcs_vfpcc <4 x float> @vcmp_ueq_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
330 ; CHECK-MVE-LABEL: vcmp_ueq_v4f32:
331 ; CHECK-MVE:       @ %bb.0: @ %entry
332 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
333 ; CHECK-MVE-NEXT:    movs r1, #0
334 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
335 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
336 ; CHECK-MVE-NEXT:    it eq
337 ; CHECK-MVE-NEXT:    moveq r1, #1
338 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
339 ; CHECK-MVE-NEXT:    it vs
340 ; CHECK-MVE-NEXT:    movvs r1, #1
341 ; CHECK-MVE-NEXT:    cmp r1, #0
342 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
343 ; CHECK-MVE-NEXT:    mov.w r2, #0
344 ; CHECK-MVE-NEXT:    cset r1, ne
345 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
346 ; CHECK-MVE-NEXT:    it eq
347 ; CHECK-MVE-NEXT:    moveq r2, #1
348 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
349 ; CHECK-MVE-NEXT:    it vs
350 ; CHECK-MVE-NEXT:    movvs r2, #1
351 ; CHECK-MVE-NEXT:    cmp r2, #0
352 ; CHECK-MVE-NEXT:    mov.w r3, #0
353 ; CHECK-MVE-NEXT:    cset r2, ne
354 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
355 ; CHECK-MVE-NEXT:    it eq
356 ; CHECK-MVE-NEXT:    moveq r3, #1
357 ; CHECK-MVE-NEXT:    it vs
358 ; CHECK-MVE-NEXT:    movvs r3, #1
359 ; CHECK-MVE-NEXT:    cmp r3, #0
360 ; CHECK-MVE-NEXT:    mov.w r0, #0
361 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
362 ; CHECK-MVE-NEXT:    cset r3, ne
363 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
364 ; CHECK-MVE-NEXT:    it eq
365 ; CHECK-MVE-NEXT:    moveq r0, #1
366 ; CHECK-MVE-NEXT:    it vs
367 ; CHECK-MVE-NEXT:    movvs r0, #1
368 ; CHECK-MVE-NEXT:    cmp r0, #0
369 ; CHECK-MVE-NEXT:    cset r0, ne
370 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
371 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
372 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
373 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
374 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
375 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
376 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
377 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
378 ; CHECK-MVE-NEXT:    bx lr
380 ; CHECK-MVEFP-LABEL: vcmp_ueq_v4f32:
381 ; CHECK-MVEFP:       @ %bb.0: @ %entry
382 ; CHECK-MVEFP-NEXT:    vpt.f32 le, q1, q0
383 ; CHECK-MVEFP-NEXT:    vcmpt.f32 le, q0, q1
384 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
385 ; CHECK-MVEFP-NEXT:    bx lr
386 entry:
387   %c = fcmp ueq <4 x float> %src, %src2
388   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
389   ret <4 x float> %s
392 define arm_aapcs_vfpcc <4 x float> @vcmp_une_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
393 ; CHECK-MVE-LABEL: vcmp_une_v4f32:
394 ; CHECK-MVE:       @ %bb.0: @ %entry
395 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
396 ; CHECK-MVE-NEXT:    movs r1, #0
397 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
398 ; CHECK-MVE-NEXT:    it ne
399 ; CHECK-MVE-NEXT:    movne r1, #1
400 ; CHECK-MVE-NEXT:    cmp r1, #0
401 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
402 ; CHECK-MVE-NEXT:    cset r1, ne
403 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
404 ; CHECK-MVE-NEXT:    mov.w r2, #0
405 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
406 ; CHECK-MVE-NEXT:    it ne
407 ; CHECK-MVE-NEXT:    movne r2, #1
408 ; CHECK-MVE-NEXT:    cmp r2, #0
409 ; CHECK-MVE-NEXT:    cset r2, ne
410 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
411 ; CHECK-MVE-NEXT:    mov.w r3, #0
412 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
413 ; CHECK-MVE-NEXT:    it ne
414 ; CHECK-MVE-NEXT:    movne r3, #1
415 ; CHECK-MVE-NEXT:    cmp r3, #0
416 ; CHECK-MVE-NEXT:    cset r3, ne
417 ; CHECK-MVE-NEXT:    movs r0, #0
418 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
419 ; CHECK-MVE-NEXT:    it ne
420 ; CHECK-MVE-NEXT:    movne r0, #1
421 ; CHECK-MVE-NEXT:    cmp r0, #0
422 ; CHECK-MVE-NEXT:    cset r0, ne
423 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
424 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
425 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
426 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
427 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
428 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
429 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
430 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
431 ; CHECK-MVE-NEXT:    bx lr
433 ; CHECK-MVEFP-LABEL: vcmp_une_v4f32:
434 ; CHECK-MVEFP:       @ %bb.0: @ %entry
435 ; CHECK-MVEFP-NEXT:    vcmp.f32 ne, q0, q1
436 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
437 ; CHECK-MVEFP-NEXT:    bx lr
438 entry:
439   %c = fcmp une <4 x float> %src, %src2
440   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
441   ret <4 x float> %s
444 define arm_aapcs_vfpcc <4 x float> @vcmp_ugt_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
445 ; CHECK-MVE-LABEL: vcmp_ugt_v4f32:
446 ; CHECK-MVE:       @ %bb.0: @ %entry
447 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
448 ; CHECK-MVE-NEXT:    movs r1, #0
449 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
450 ; CHECK-MVE-NEXT:    it hi
451 ; CHECK-MVE-NEXT:    movhi r1, #1
452 ; CHECK-MVE-NEXT:    cmp r1, #0
453 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
454 ; CHECK-MVE-NEXT:    cset r1, ne
455 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
456 ; CHECK-MVE-NEXT:    mov.w r2, #0
457 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
458 ; CHECK-MVE-NEXT:    it hi
459 ; CHECK-MVE-NEXT:    movhi r2, #1
460 ; CHECK-MVE-NEXT:    cmp r2, #0
461 ; CHECK-MVE-NEXT:    cset r2, ne
462 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
463 ; CHECK-MVE-NEXT:    mov.w r3, #0
464 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
465 ; CHECK-MVE-NEXT:    it hi
466 ; CHECK-MVE-NEXT:    movhi r3, #1
467 ; CHECK-MVE-NEXT:    cmp r3, #0
468 ; CHECK-MVE-NEXT:    cset r3, ne
469 ; CHECK-MVE-NEXT:    movs r0, #0
470 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
471 ; CHECK-MVE-NEXT:    it hi
472 ; CHECK-MVE-NEXT:    movhi r0, #1
473 ; CHECK-MVE-NEXT:    cmp r0, #0
474 ; CHECK-MVE-NEXT:    cset r0, ne
475 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
476 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
477 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
478 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
479 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
480 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
481 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
482 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
483 ; CHECK-MVE-NEXT:    bx lr
485 ; CHECK-MVEFP-LABEL: vcmp_ugt_v4f32:
486 ; CHECK-MVEFP:       @ %bb.0: @ %entry
487 ; CHECK-MVEFP-NEXT:    vcmp.f32 ge, q1, q0
488 ; CHECK-MVEFP-NEXT:    vpnot
489 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
490 ; CHECK-MVEFP-NEXT:    bx lr
491 entry:
492   %c = fcmp ugt <4 x float> %src, %src2
493   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
494   ret <4 x float> %s
497 define arm_aapcs_vfpcc <4 x float> @vcmp_uge_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
498 ; CHECK-MVE-LABEL: vcmp_uge_v4f32:
499 ; CHECK-MVE:       @ %bb.0: @ %entry
500 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
501 ; CHECK-MVE-NEXT:    movs r1, #0
502 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
503 ; CHECK-MVE-NEXT:    it pl
504 ; CHECK-MVE-NEXT:    movpl r1, #1
505 ; CHECK-MVE-NEXT:    cmp r1, #0
506 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
507 ; CHECK-MVE-NEXT:    cset r1, ne
508 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
509 ; CHECK-MVE-NEXT:    mov.w r2, #0
510 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
511 ; CHECK-MVE-NEXT:    it pl
512 ; CHECK-MVE-NEXT:    movpl r2, #1
513 ; CHECK-MVE-NEXT:    cmp r2, #0
514 ; CHECK-MVE-NEXT:    cset r2, ne
515 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
516 ; CHECK-MVE-NEXT:    mov.w r3, #0
517 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
518 ; CHECK-MVE-NEXT:    it pl
519 ; CHECK-MVE-NEXT:    movpl r3, #1
520 ; CHECK-MVE-NEXT:    cmp r3, #0
521 ; CHECK-MVE-NEXT:    cset r3, ne
522 ; CHECK-MVE-NEXT:    movs r0, #0
523 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
524 ; CHECK-MVE-NEXT:    it pl
525 ; CHECK-MVE-NEXT:    movpl r0, #1
526 ; CHECK-MVE-NEXT:    cmp r0, #0
527 ; CHECK-MVE-NEXT:    cset r0, ne
528 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
529 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
530 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
531 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
532 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
533 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
534 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
535 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
536 ; CHECK-MVE-NEXT:    bx lr
538 ; CHECK-MVEFP-LABEL: vcmp_uge_v4f32:
539 ; CHECK-MVEFP:       @ %bb.0: @ %entry
540 ; CHECK-MVEFP-NEXT:    vcmp.f32 gt, q1, q0
541 ; CHECK-MVEFP-NEXT:    vpnot
542 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
543 ; CHECK-MVEFP-NEXT:    bx lr
544 entry:
545   %c = fcmp uge <4 x float> %src, %src2
546   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
547   ret <4 x float> %s
550 define arm_aapcs_vfpcc <4 x float> @vcmp_ult_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
551 ; CHECK-MVE-LABEL: vcmp_ult_v4f32:
552 ; CHECK-MVE:       @ %bb.0: @ %entry
553 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
554 ; CHECK-MVE-NEXT:    movs r1, #0
555 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
556 ; CHECK-MVE-NEXT:    it lt
557 ; CHECK-MVE-NEXT:    movlt r1, #1
558 ; CHECK-MVE-NEXT:    cmp r1, #0
559 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
560 ; CHECK-MVE-NEXT:    cset r1, ne
561 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
562 ; CHECK-MVE-NEXT:    mov.w r2, #0
563 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
564 ; CHECK-MVE-NEXT:    it lt
565 ; CHECK-MVE-NEXT:    movlt r2, #1
566 ; CHECK-MVE-NEXT:    cmp r2, #0
567 ; CHECK-MVE-NEXT:    cset r2, ne
568 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
569 ; CHECK-MVE-NEXT:    mov.w r3, #0
570 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
571 ; CHECK-MVE-NEXT:    it lt
572 ; CHECK-MVE-NEXT:    movlt r3, #1
573 ; CHECK-MVE-NEXT:    cmp r3, #0
574 ; CHECK-MVE-NEXT:    cset r3, ne
575 ; CHECK-MVE-NEXT:    movs r0, #0
576 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
577 ; CHECK-MVE-NEXT:    it lt
578 ; CHECK-MVE-NEXT:    movlt r0, #1
579 ; CHECK-MVE-NEXT:    cmp r0, #0
580 ; CHECK-MVE-NEXT:    cset r0, ne
581 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
582 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
583 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
584 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
585 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
586 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
587 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
588 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
589 ; CHECK-MVE-NEXT:    bx lr
591 ; CHECK-MVEFP-LABEL: vcmp_ult_v4f32:
592 ; CHECK-MVEFP:       @ %bb.0: @ %entry
593 ; CHECK-MVEFP-NEXT:    vcmp.f32 ge, q0, q1
594 ; CHECK-MVEFP-NEXT:    vpnot
595 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
596 ; CHECK-MVEFP-NEXT:    bx lr
597 entry:
598   %c = fcmp ult <4 x float> %src, %src2
599   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
600   ret <4 x float> %s
603 define arm_aapcs_vfpcc <4 x float> @vcmp_ule_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
604 ; CHECK-MVE-LABEL: vcmp_ule_v4f32:
605 ; CHECK-MVE:       @ %bb.0: @ %entry
606 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
607 ; CHECK-MVE-NEXT:    movs r1, #0
608 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
609 ; CHECK-MVE-NEXT:    it le
610 ; CHECK-MVE-NEXT:    movle r1, #1
611 ; CHECK-MVE-NEXT:    cmp r1, #0
612 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
613 ; CHECK-MVE-NEXT:    cset r1, ne
614 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
615 ; CHECK-MVE-NEXT:    mov.w r2, #0
616 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
617 ; CHECK-MVE-NEXT:    it le
618 ; CHECK-MVE-NEXT:    movle r2, #1
619 ; CHECK-MVE-NEXT:    cmp r2, #0
620 ; CHECK-MVE-NEXT:    cset r2, ne
621 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
622 ; CHECK-MVE-NEXT:    mov.w r3, #0
623 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
624 ; CHECK-MVE-NEXT:    it le
625 ; CHECK-MVE-NEXT:    movle r3, #1
626 ; CHECK-MVE-NEXT:    cmp r3, #0
627 ; CHECK-MVE-NEXT:    cset r3, ne
628 ; CHECK-MVE-NEXT:    movs r0, #0
629 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
630 ; CHECK-MVE-NEXT:    it le
631 ; CHECK-MVE-NEXT:    movle r0, #1
632 ; CHECK-MVE-NEXT:    cmp r0, #0
633 ; CHECK-MVE-NEXT:    cset r0, ne
634 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
635 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
636 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
637 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
638 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
639 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
640 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
641 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
642 ; CHECK-MVE-NEXT:    bx lr
644 ; CHECK-MVEFP-LABEL: vcmp_ule_v4f32:
645 ; CHECK-MVEFP:       @ %bb.0: @ %entry
646 ; CHECK-MVEFP-NEXT:    vcmp.f32 gt, q0, q1
647 ; CHECK-MVEFP-NEXT:    vpnot
648 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
649 ; CHECK-MVEFP-NEXT:    bx lr
650 entry:
651   %c = fcmp ule <4 x float> %src, %src2
652   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
653   ret <4 x float> %s
656 define arm_aapcs_vfpcc <4 x float> @vcmp_ord_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
657 ; CHECK-MVE-LABEL: vcmp_ord_v4f32:
658 ; CHECK-MVE:       @ %bb.0: @ %entry
659 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
660 ; CHECK-MVE-NEXT:    movs r1, #0
661 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
662 ; CHECK-MVE-NEXT:    it vc
663 ; CHECK-MVE-NEXT:    movvc r1, #1
664 ; CHECK-MVE-NEXT:    cmp r1, #0
665 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
666 ; CHECK-MVE-NEXT:    cset r1, ne
667 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
668 ; CHECK-MVE-NEXT:    mov.w r2, #0
669 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
670 ; CHECK-MVE-NEXT:    it vc
671 ; CHECK-MVE-NEXT:    movvc r2, #1
672 ; CHECK-MVE-NEXT:    cmp r2, #0
673 ; CHECK-MVE-NEXT:    cset r2, ne
674 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
675 ; CHECK-MVE-NEXT:    mov.w r3, #0
676 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
677 ; CHECK-MVE-NEXT:    it vc
678 ; CHECK-MVE-NEXT:    movvc r3, #1
679 ; CHECK-MVE-NEXT:    cmp r3, #0
680 ; CHECK-MVE-NEXT:    cset r3, ne
681 ; CHECK-MVE-NEXT:    movs r0, #0
682 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
683 ; CHECK-MVE-NEXT:    it vc
684 ; CHECK-MVE-NEXT:    movvc r0, #1
685 ; CHECK-MVE-NEXT:    cmp r0, #0
686 ; CHECK-MVE-NEXT:    cset r0, ne
687 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
688 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
689 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
690 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
691 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
692 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
693 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
694 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
695 ; CHECK-MVE-NEXT:    bx lr
697 ; CHECK-MVEFP-LABEL: vcmp_ord_v4f32:
698 ; CHECK-MVEFP:       @ %bb.0: @ %entry
699 ; CHECK-MVEFP-NEXT:    vpt.f32 le, q1, q0
700 ; CHECK-MVEFP-NEXT:    vcmpt.f32 lt, q0, q1
701 ; CHECK-MVEFP-NEXT:    vpnot
702 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
703 ; CHECK-MVEFP-NEXT:    bx lr
704 entry:
705   %c = fcmp ord <4 x float> %src, %src2
706   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
707   ret <4 x float> %s
710 define arm_aapcs_vfpcc <4 x float> @vcmp_uno_v4f32(<4 x float> %src, <4 x float> %src2, <4 x float> %a, <4 x float> %b) {
711 ; CHECK-MVE-LABEL: vcmp_uno_v4f32:
712 ; CHECK-MVE:       @ %bb.0: @ %entry
713 ; CHECK-MVE-NEXT:    vcmp.f32 s0, s4
714 ; CHECK-MVE-NEXT:    movs r1, #0
715 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
716 ; CHECK-MVE-NEXT:    it vs
717 ; CHECK-MVE-NEXT:    movvs r1, #1
718 ; CHECK-MVE-NEXT:    cmp r1, #0
719 ; CHECK-MVE-NEXT:    vcmp.f32 s1, s5
720 ; CHECK-MVE-NEXT:    cset r1, ne
721 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
722 ; CHECK-MVE-NEXT:    mov.w r2, #0
723 ; CHECK-MVE-NEXT:    vcmp.f32 s2, s6
724 ; CHECK-MVE-NEXT:    it vs
725 ; CHECK-MVE-NEXT:    movvs r2, #1
726 ; CHECK-MVE-NEXT:    cmp r2, #0
727 ; CHECK-MVE-NEXT:    cset r2, ne
728 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
729 ; CHECK-MVE-NEXT:    mov.w r3, #0
730 ; CHECK-MVE-NEXT:    vcmp.f32 s3, s7
731 ; CHECK-MVE-NEXT:    it vs
732 ; CHECK-MVE-NEXT:    movvs r3, #1
733 ; CHECK-MVE-NEXT:    cmp r3, #0
734 ; CHECK-MVE-NEXT:    cset r3, ne
735 ; CHECK-MVE-NEXT:    movs r0, #0
736 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
737 ; CHECK-MVE-NEXT:    it vs
738 ; CHECK-MVE-NEXT:    movvs r0, #1
739 ; CHECK-MVE-NEXT:    cmp r0, #0
740 ; CHECK-MVE-NEXT:    cset r0, ne
741 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
742 ; CHECK-MVE-NEXT:    vseleq.f32 s3, s15, s11
743 ; CHECK-MVE-NEXT:    lsls r0, r3, #31
744 ; CHECK-MVE-NEXT:    vseleq.f32 s2, s14, s10
745 ; CHECK-MVE-NEXT:    lsls r0, r2, #31
746 ; CHECK-MVE-NEXT:    vseleq.f32 s1, s13, s9
747 ; CHECK-MVE-NEXT:    lsls r0, r1, #31
748 ; CHECK-MVE-NEXT:    vseleq.f32 s0, s12, s8
749 ; CHECK-MVE-NEXT:    bx lr
751 ; CHECK-MVEFP-LABEL: vcmp_uno_v4f32:
752 ; CHECK-MVEFP:       @ %bb.0: @ %entry
753 ; CHECK-MVEFP-NEXT:    vpt.f32 le, q1, q0
754 ; CHECK-MVEFP-NEXT:    vcmpt.f32 lt, q0, q1
755 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
756 ; CHECK-MVEFP-NEXT:    bx lr
757 entry:
758   %c = fcmp uno <4 x float> %src, %src2
759   %s = select <4 x i1> %c, <4 x float> %a, <4 x float> %b
760   ret <4 x float> %s
765 define arm_aapcs_vfpcc <8 x half> @vcmp_oeq_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
766 ; CHECK-MVE-LABEL: vcmp_oeq_v8f16:
767 ; CHECK-MVE:       @ %bb.0: @ %entry
768 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
769 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
770 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
771 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
772 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
773 ; CHECK-MVE-NEXT:    movs r1, #0
774 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
775 ; CHECK-MVE-NEXT:    it eq
776 ; CHECK-MVE-NEXT:    moveq r1, #1
777 ; CHECK-MVE-NEXT:    cmp r1, #0
778 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
779 ; CHECK-MVE-NEXT:    cset r1, ne
780 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
781 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
782 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
783 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
784 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
785 ; CHECK-MVE-NEXT:    mov.w r2, #0
786 ; CHECK-MVE-NEXT:    vmov r1, s16
787 ; CHECK-MVE-NEXT:    it eq
788 ; CHECK-MVE-NEXT:    moveq r2, #1
789 ; CHECK-MVE-NEXT:    cmp r2, #0
790 ; CHECK-MVE-NEXT:    cset r2, ne
791 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
792 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
793 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
794 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
795 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
796 ; CHECK-MVE-NEXT:    vmov r2, s16
797 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
798 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
799 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
800 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
801 ; CHECK-MVE-NEXT:    mov.w r1, #0
802 ; CHECK-MVE-NEXT:    it eq
803 ; CHECK-MVE-NEXT:    moveq r1, #1
804 ; CHECK-MVE-NEXT:    cmp r1, #0
805 ; CHECK-MVE-NEXT:    cset r1, ne
806 ; CHECK-MVE-NEXT:    movs r0, #0
807 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
808 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
809 ; CHECK-MVE-NEXT:    vmov r1, s20
810 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
811 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
812 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
813 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
814 ; CHECK-MVE-NEXT:    mov.w r1, #0
815 ; CHECK-MVE-NEXT:    it eq
816 ; CHECK-MVE-NEXT:    moveq r1, #1
817 ; CHECK-MVE-NEXT:    cmp r1, #0
818 ; CHECK-MVE-NEXT:    cset r1, ne
819 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
820 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
821 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
822 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
823 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
824 ; CHECK-MVE-NEXT:    vmov r1, s20
825 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
826 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
827 ; CHECK-MVE-NEXT:    mov.w r1, #0
828 ; CHECK-MVE-NEXT:    it eq
829 ; CHECK-MVE-NEXT:    moveq r1, #1
830 ; CHECK-MVE-NEXT:    cmp r1, #0
831 ; CHECK-MVE-NEXT:    cset r1, ne
832 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
833 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
834 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
835 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
836 ; CHECK-MVE-NEXT:    vmov r1, s20
837 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
838 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
839 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
840 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
841 ; CHECK-MVE-NEXT:    mov.w r1, #0
842 ; CHECK-MVE-NEXT:    it eq
843 ; CHECK-MVE-NEXT:    moveq r1, #1
844 ; CHECK-MVE-NEXT:    cmp r1, #0
845 ; CHECK-MVE-NEXT:    cset r1, ne
846 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
847 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
848 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
849 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
850 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
851 ; CHECK-MVE-NEXT:    vmov r1, s20
852 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
853 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
854 ; CHECK-MVE-NEXT:    mov.w r1, #0
855 ; CHECK-MVE-NEXT:    it eq
856 ; CHECK-MVE-NEXT:    moveq r1, #1
857 ; CHECK-MVE-NEXT:    cmp r1, #0
858 ; CHECK-MVE-NEXT:    cset r1, ne
859 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
860 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
861 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
862 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
863 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
864 ; CHECK-MVE-NEXT:    it eq
865 ; CHECK-MVE-NEXT:    moveq r0, #1
866 ; CHECK-MVE-NEXT:    cmp r0, #0
867 ; CHECK-MVE-NEXT:    cset r0, ne
868 ; CHECK-MVE-NEXT:    vmov r1, s20
869 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
870 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
871 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
872 ; CHECK-MVE-NEXT:    vmov r0, s0
873 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
874 ; CHECK-MVE-NEXT:    vmov q0, q4
875 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
876 ; CHECK-MVE-NEXT:    bx lr
878 ; CHECK-MVEFP-LABEL: vcmp_oeq_v8f16:
879 ; CHECK-MVEFP:       @ %bb.0: @ %entry
880 ; CHECK-MVEFP-NEXT:    vcmp.f16 eq, q0, q1
881 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
882 ; CHECK-MVEFP-NEXT:    bx lr
883 entry:
884   %c = fcmp oeq <8 x half> %src, %src2
885   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
886   ret <8 x half> %s
889 define arm_aapcs_vfpcc <8 x half> @vcmp_one_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
890 ; CHECK-MVE-LABEL: vcmp_one_v8f16:
891 ; CHECK-MVE:       @ %bb.0: @ %entry
892 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
893 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
894 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
895 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
896 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
897 ; CHECK-MVE-NEXT:    movs r1, #0
898 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
899 ; CHECK-MVE-NEXT:    it mi
900 ; CHECK-MVE-NEXT:    movmi r1, #1
901 ; CHECK-MVE-NEXT:    it gt
902 ; CHECK-MVE-NEXT:    movgt r1, #1
903 ; CHECK-MVE-NEXT:    cmp r1, #0
904 ; CHECK-MVE-NEXT:    cset r1, ne
905 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
906 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
907 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
908 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
909 ; CHECK-MVE-NEXT:    mov.w r2, #0
910 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
911 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
912 ; CHECK-MVE-NEXT:    it mi
913 ; CHECK-MVE-NEXT:    movmi r2, #1
914 ; CHECK-MVE-NEXT:    vmov r1, s16
915 ; CHECK-MVE-NEXT:    it gt
916 ; CHECK-MVE-NEXT:    movgt r2, #1
917 ; CHECK-MVE-NEXT:    cmp r2, #0
918 ; CHECK-MVE-NEXT:    cset r2, ne
919 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
920 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
921 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
922 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
923 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
924 ; CHECK-MVE-NEXT:    vmov r2, s16
925 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
926 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
927 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
928 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
929 ; CHECK-MVE-NEXT:    mov.w r1, #0
930 ; CHECK-MVE-NEXT:    it mi
931 ; CHECK-MVE-NEXT:    movmi r1, #1
932 ; CHECK-MVE-NEXT:    mov.w r0, #0
933 ; CHECK-MVE-NEXT:    it gt
934 ; CHECK-MVE-NEXT:    movgt r1, #1
935 ; CHECK-MVE-NEXT:    cmp r1, #0
936 ; CHECK-MVE-NEXT:    cset r1, ne
937 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
938 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
939 ; CHECK-MVE-NEXT:    vmov r1, s20
940 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
941 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
942 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
943 ; CHECK-MVE-NEXT:    movs r1, #0
944 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
945 ; CHECK-MVE-NEXT:    it mi
946 ; CHECK-MVE-NEXT:    movmi r1, #1
947 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
948 ; CHECK-MVE-NEXT:    it gt
949 ; CHECK-MVE-NEXT:    movgt r1, #1
950 ; CHECK-MVE-NEXT:    cmp r1, #0
951 ; CHECK-MVE-NEXT:    cset r1, ne
952 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
953 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
954 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
955 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
956 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
957 ; CHECK-MVE-NEXT:    vmov r1, s20
958 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
959 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
960 ; CHECK-MVE-NEXT:    mov.w r1, #0
961 ; CHECK-MVE-NEXT:    it mi
962 ; CHECK-MVE-NEXT:    movmi r1, #1
963 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
964 ; CHECK-MVE-NEXT:    it gt
965 ; CHECK-MVE-NEXT:    movgt r1, #1
966 ; CHECK-MVE-NEXT:    cmp r1, #0
967 ; CHECK-MVE-NEXT:    cset r1, ne
968 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
969 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
970 ; CHECK-MVE-NEXT:    vmov r1, s20
971 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
972 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
973 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
974 ; CHECK-MVE-NEXT:    movs r1, #0
975 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
976 ; CHECK-MVE-NEXT:    it mi
977 ; CHECK-MVE-NEXT:    movmi r1, #1
978 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
979 ; CHECK-MVE-NEXT:    it gt
980 ; CHECK-MVE-NEXT:    movgt r1, #1
981 ; CHECK-MVE-NEXT:    cmp r1, #0
982 ; CHECK-MVE-NEXT:    cset r1, ne
983 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
984 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
985 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
986 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
987 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
988 ; CHECK-MVE-NEXT:    vmov r1, s20
989 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
990 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
991 ; CHECK-MVE-NEXT:    mov.w r1, #0
992 ; CHECK-MVE-NEXT:    it mi
993 ; CHECK-MVE-NEXT:    movmi r1, #1
994 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
995 ; CHECK-MVE-NEXT:    it gt
996 ; CHECK-MVE-NEXT:    movgt r1, #1
997 ; CHECK-MVE-NEXT:    cmp r1, #0
998 ; CHECK-MVE-NEXT:    cset r1, ne
999 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1000 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1001 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1002 ; CHECK-MVE-NEXT:    it mi
1003 ; CHECK-MVE-NEXT:    movmi r0, #1
1004 ; CHECK-MVE-NEXT:    vmov r1, s20
1005 ; CHECK-MVE-NEXT:    it gt
1006 ; CHECK-MVE-NEXT:    movgt r0, #1
1007 ; CHECK-MVE-NEXT:    cmp r0, #0
1008 ; CHECK-MVE-NEXT:    cset r0, ne
1009 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1010 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1011 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1012 ; CHECK-MVE-NEXT:    vmov r0, s0
1013 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1014 ; CHECK-MVE-NEXT:    vmov q0, q4
1015 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1016 ; CHECK-MVE-NEXT:    bx lr
1018 ; CHECK-MVEFP-LABEL: vcmp_one_v8f16:
1019 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1020 ; CHECK-MVEFP-NEXT:    vpt.f16 le, q1, q0
1021 ; CHECK-MVEFP-NEXT:    vcmpt.f16 le, q0, q1
1022 ; CHECK-MVEFP-NEXT:    vpnot
1023 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1024 ; CHECK-MVEFP-NEXT:    bx lr
1025 entry:
1026   %c = fcmp one <8 x half> %src, %src2
1027   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1028   ret <8 x half> %s
1031 define arm_aapcs_vfpcc <8 x half> @vcmp_ogt_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1032 ; CHECK-MVE-LABEL: vcmp_ogt_v8f16:
1033 ; CHECK-MVE:       @ %bb.0: @ %entry
1034 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1035 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1036 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1037 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1038 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1039 ; CHECK-MVE-NEXT:    movs r1, #0
1040 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1041 ; CHECK-MVE-NEXT:    it gt
1042 ; CHECK-MVE-NEXT:    movgt r1, #1
1043 ; CHECK-MVE-NEXT:    cmp r1, #0
1044 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1045 ; CHECK-MVE-NEXT:    cset r1, ne
1046 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1047 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1048 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1049 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1050 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1051 ; CHECK-MVE-NEXT:    mov.w r2, #0
1052 ; CHECK-MVE-NEXT:    vmov r1, s16
1053 ; CHECK-MVE-NEXT:    it gt
1054 ; CHECK-MVE-NEXT:    movgt r2, #1
1055 ; CHECK-MVE-NEXT:    cmp r2, #0
1056 ; CHECK-MVE-NEXT:    cset r2, ne
1057 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1058 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1059 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1060 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1061 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1062 ; CHECK-MVE-NEXT:    vmov r2, s16
1063 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1064 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1065 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1066 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1067 ; CHECK-MVE-NEXT:    mov.w r1, #0
1068 ; CHECK-MVE-NEXT:    it gt
1069 ; CHECK-MVE-NEXT:    movgt r1, #1
1070 ; CHECK-MVE-NEXT:    cmp r1, #0
1071 ; CHECK-MVE-NEXT:    cset r1, ne
1072 ; CHECK-MVE-NEXT:    movs r0, #0
1073 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1074 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1075 ; CHECK-MVE-NEXT:    vmov r1, s20
1076 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1077 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1078 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1079 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1080 ; CHECK-MVE-NEXT:    mov.w r1, #0
1081 ; CHECK-MVE-NEXT:    it gt
1082 ; CHECK-MVE-NEXT:    movgt r1, #1
1083 ; CHECK-MVE-NEXT:    cmp r1, #0
1084 ; CHECK-MVE-NEXT:    cset r1, ne
1085 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1086 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1087 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1088 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1089 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1090 ; CHECK-MVE-NEXT:    vmov r1, s20
1091 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1092 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1093 ; CHECK-MVE-NEXT:    mov.w r1, #0
1094 ; CHECK-MVE-NEXT:    it gt
1095 ; CHECK-MVE-NEXT:    movgt r1, #1
1096 ; CHECK-MVE-NEXT:    cmp r1, #0
1097 ; CHECK-MVE-NEXT:    cset r1, ne
1098 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1099 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1100 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1101 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1102 ; CHECK-MVE-NEXT:    vmov r1, s20
1103 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1104 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1105 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1106 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1107 ; CHECK-MVE-NEXT:    mov.w r1, #0
1108 ; CHECK-MVE-NEXT:    it gt
1109 ; CHECK-MVE-NEXT:    movgt r1, #1
1110 ; CHECK-MVE-NEXT:    cmp r1, #0
1111 ; CHECK-MVE-NEXT:    cset r1, ne
1112 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1113 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1114 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1115 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1116 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1117 ; CHECK-MVE-NEXT:    vmov r1, s20
1118 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1119 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1120 ; CHECK-MVE-NEXT:    mov.w r1, #0
1121 ; CHECK-MVE-NEXT:    it gt
1122 ; CHECK-MVE-NEXT:    movgt r1, #1
1123 ; CHECK-MVE-NEXT:    cmp r1, #0
1124 ; CHECK-MVE-NEXT:    cset r1, ne
1125 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1126 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1127 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1128 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1129 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1130 ; CHECK-MVE-NEXT:    it gt
1131 ; CHECK-MVE-NEXT:    movgt r0, #1
1132 ; CHECK-MVE-NEXT:    cmp r0, #0
1133 ; CHECK-MVE-NEXT:    cset r0, ne
1134 ; CHECK-MVE-NEXT:    vmov r1, s20
1135 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1136 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1137 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1138 ; CHECK-MVE-NEXT:    vmov r0, s0
1139 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1140 ; CHECK-MVE-NEXT:    vmov q0, q4
1141 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1142 ; CHECK-MVE-NEXT:    bx lr
1144 ; CHECK-MVEFP-LABEL: vcmp_ogt_v8f16:
1145 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1146 ; CHECK-MVEFP-NEXT:    vcmp.f16 gt, q0, q1
1147 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1148 ; CHECK-MVEFP-NEXT:    bx lr
1149 entry:
1150   %c = fcmp ogt <8 x half> %src, %src2
1151   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1152   ret <8 x half> %s
1155 define arm_aapcs_vfpcc <8 x half> @vcmp_oge_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1156 ; CHECK-MVE-LABEL: vcmp_oge_v8f16:
1157 ; CHECK-MVE:       @ %bb.0: @ %entry
1158 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1159 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1160 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1161 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1162 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1163 ; CHECK-MVE-NEXT:    movs r1, #0
1164 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1165 ; CHECK-MVE-NEXT:    it ge
1166 ; CHECK-MVE-NEXT:    movge r1, #1
1167 ; CHECK-MVE-NEXT:    cmp r1, #0
1168 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1169 ; CHECK-MVE-NEXT:    cset r1, ne
1170 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1171 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1172 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1173 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1174 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1175 ; CHECK-MVE-NEXT:    mov.w r2, #0
1176 ; CHECK-MVE-NEXT:    vmov r1, s16
1177 ; CHECK-MVE-NEXT:    it ge
1178 ; CHECK-MVE-NEXT:    movge r2, #1
1179 ; CHECK-MVE-NEXT:    cmp r2, #0
1180 ; CHECK-MVE-NEXT:    cset r2, ne
1181 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1182 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1183 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1184 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1185 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1186 ; CHECK-MVE-NEXT:    vmov r2, s16
1187 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1188 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1189 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1190 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1191 ; CHECK-MVE-NEXT:    mov.w r1, #0
1192 ; CHECK-MVE-NEXT:    it ge
1193 ; CHECK-MVE-NEXT:    movge r1, #1
1194 ; CHECK-MVE-NEXT:    cmp r1, #0
1195 ; CHECK-MVE-NEXT:    cset r1, ne
1196 ; CHECK-MVE-NEXT:    movs r0, #0
1197 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1198 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1199 ; CHECK-MVE-NEXT:    vmov r1, s20
1200 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1201 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1202 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1203 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1204 ; CHECK-MVE-NEXT:    mov.w r1, #0
1205 ; CHECK-MVE-NEXT:    it ge
1206 ; CHECK-MVE-NEXT:    movge r1, #1
1207 ; CHECK-MVE-NEXT:    cmp r1, #0
1208 ; CHECK-MVE-NEXT:    cset r1, ne
1209 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1210 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1211 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1212 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1213 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1214 ; CHECK-MVE-NEXT:    vmov r1, s20
1215 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1216 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1217 ; CHECK-MVE-NEXT:    mov.w r1, #0
1218 ; CHECK-MVE-NEXT:    it ge
1219 ; CHECK-MVE-NEXT:    movge r1, #1
1220 ; CHECK-MVE-NEXT:    cmp r1, #0
1221 ; CHECK-MVE-NEXT:    cset r1, ne
1222 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1223 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1224 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1225 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1226 ; CHECK-MVE-NEXT:    vmov r1, s20
1227 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1228 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1229 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1230 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1231 ; CHECK-MVE-NEXT:    mov.w r1, #0
1232 ; CHECK-MVE-NEXT:    it ge
1233 ; CHECK-MVE-NEXT:    movge r1, #1
1234 ; CHECK-MVE-NEXT:    cmp r1, #0
1235 ; CHECK-MVE-NEXT:    cset r1, ne
1236 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1237 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1238 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1239 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1240 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1241 ; CHECK-MVE-NEXT:    vmov r1, s20
1242 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1243 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1244 ; CHECK-MVE-NEXT:    mov.w r1, #0
1245 ; CHECK-MVE-NEXT:    it ge
1246 ; CHECK-MVE-NEXT:    movge r1, #1
1247 ; CHECK-MVE-NEXT:    cmp r1, #0
1248 ; CHECK-MVE-NEXT:    cset r1, ne
1249 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1250 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1251 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1252 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1253 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1254 ; CHECK-MVE-NEXT:    it ge
1255 ; CHECK-MVE-NEXT:    movge r0, #1
1256 ; CHECK-MVE-NEXT:    cmp r0, #0
1257 ; CHECK-MVE-NEXT:    cset r0, ne
1258 ; CHECK-MVE-NEXT:    vmov r1, s20
1259 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1260 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1261 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1262 ; CHECK-MVE-NEXT:    vmov r0, s0
1263 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1264 ; CHECK-MVE-NEXT:    vmov q0, q4
1265 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1266 ; CHECK-MVE-NEXT:    bx lr
1268 ; CHECK-MVEFP-LABEL: vcmp_oge_v8f16:
1269 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1270 ; CHECK-MVEFP-NEXT:    vcmp.f16 ge, q0, q1
1271 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1272 ; CHECK-MVEFP-NEXT:    bx lr
1273 entry:
1274   %c = fcmp oge <8 x half> %src, %src2
1275   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1276   ret <8 x half> %s
1279 define arm_aapcs_vfpcc <8 x half> @vcmp_olt_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1280 ; CHECK-MVE-LABEL: vcmp_olt_v8f16:
1281 ; CHECK-MVE:       @ %bb.0: @ %entry
1282 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1283 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1284 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1285 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1286 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1287 ; CHECK-MVE-NEXT:    movs r1, #0
1288 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1289 ; CHECK-MVE-NEXT:    it mi
1290 ; CHECK-MVE-NEXT:    movmi r1, #1
1291 ; CHECK-MVE-NEXT:    cmp r1, #0
1292 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1293 ; CHECK-MVE-NEXT:    cset r1, ne
1294 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1295 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1296 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1297 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1298 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1299 ; CHECK-MVE-NEXT:    mov.w r2, #0
1300 ; CHECK-MVE-NEXT:    vmov r1, s16
1301 ; CHECK-MVE-NEXT:    it mi
1302 ; CHECK-MVE-NEXT:    movmi r2, #1
1303 ; CHECK-MVE-NEXT:    cmp r2, #0
1304 ; CHECK-MVE-NEXT:    cset r2, ne
1305 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1306 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1307 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1308 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1309 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1310 ; CHECK-MVE-NEXT:    vmov r2, s16
1311 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1312 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1313 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1314 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1315 ; CHECK-MVE-NEXT:    mov.w r1, #0
1316 ; CHECK-MVE-NEXT:    it mi
1317 ; CHECK-MVE-NEXT:    movmi r1, #1
1318 ; CHECK-MVE-NEXT:    cmp r1, #0
1319 ; CHECK-MVE-NEXT:    cset r1, ne
1320 ; CHECK-MVE-NEXT:    movs r0, #0
1321 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1322 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1323 ; CHECK-MVE-NEXT:    vmov r1, s20
1324 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1325 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1326 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1327 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1328 ; CHECK-MVE-NEXT:    mov.w r1, #0
1329 ; CHECK-MVE-NEXT:    it mi
1330 ; CHECK-MVE-NEXT:    movmi r1, #1
1331 ; CHECK-MVE-NEXT:    cmp r1, #0
1332 ; CHECK-MVE-NEXT:    cset r1, ne
1333 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1334 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1335 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1336 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1337 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1338 ; CHECK-MVE-NEXT:    vmov r1, s20
1339 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1340 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1341 ; CHECK-MVE-NEXT:    mov.w r1, #0
1342 ; CHECK-MVE-NEXT:    it mi
1343 ; CHECK-MVE-NEXT:    movmi r1, #1
1344 ; CHECK-MVE-NEXT:    cmp r1, #0
1345 ; CHECK-MVE-NEXT:    cset r1, ne
1346 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1347 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1348 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1349 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1350 ; CHECK-MVE-NEXT:    vmov r1, s20
1351 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1352 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1353 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1354 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1355 ; CHECK-MVE-NEXT:    mov.w r1, #0
1356 ; CHECK-MVE-NEXT:    it mi
1357 ; CHECK-MVE-NEXT:    movmi r1, #1
1358 ; CHECK-MVE-NEXT:    cmp r1, #0
1359 ; CHECK-MVE-NEXT:    cset r1, ne
1360 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1361 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1362 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1363 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1364 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1365 ; CHECK-MVE-NEXT:    vmov r1, s20
1366 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1367 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1368 ; CHECK-MVE-NEXT:    mov.w r1, #0
1369 ; CHECK-MVE-NEXT:    it mi
1370 ; CHECK-MVE-NEXT:    movmi r1, #1
1371 ; CHECK-MVE-NEXT:    cmp r1, #0
1372 ; CHECK-MVE-NEXT:    cset r1, ne
1373 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1374 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1375 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1376 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1377 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1378 ; CHECK-MVE-NEXT:    it mi
1379 ; CHECK-MVE-NEXT:    movmi r0, #1
1380 ; CHECK-MVE-NEXT:    cmp r0, #0
1381 ; CHECK-MVE-NEXT:    cset r0, ne
1382 ; CHECK-MVE-NEXT:    vmov r1, s20
1383 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1384 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1385 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1386 ; CHECK-MVE-NEXT:    vmov r0, s0
1387 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1388 ; CHECK-MVE-NEXT:    vmov q0, q4
1389 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1390 ; CHECK-MVE-NEXT:    bx lr
1392 ; CHECK-MVEFP-LABEL: vcmp_olt_v8f16:
1393 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1394 ; CHECK-MVEFP-NEXT:    vcmp.f16 gt, q1, q0
1395 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1396 ; CHECK-MVEFP-NEXT:    bx lr
1397 entry:
1398   %c = fcmp olt <8 x half> %src, %src2
1399   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1400   ret <8 x half> %s
1403 define arm_aapcs_vfpcc <8 x half> @vcmp_ole_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1404 ; CHECK-MVE-LABEL: vcmp_ole_v8f16:
1405 ; CHECK-MVE:       @ %bb.0: @ %entry
1406 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1407 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1408 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1409 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1410 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1411 ; CHECK-MVE-NEXT:    movs r1, #0
1412 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1413 ; CHECK-MVE-NEXT:    it ls
1414 ; CHECK-MVE-NEXT:    movls r1, #1
1415 ; CHECK-MVE-NEXT:    cmp r1, #0
1416 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1417 ; CHECK-MVE-NEXT:    cset r1, ne
1418 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1419 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1420 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1421 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1422 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1423 ; CHECK-MVE-NEXT:    mov.w r2, #0
1424 ; CHECK-MVE-NEXT:    vmov r1, s16
1425 ; CHECK-MVE-NEXT:    it ls
1426 ; CHECK-MVE-NEXT:    movls r2, #1
1427 ; CHECK-MVE-NEXT:    cmp r2, #0
1428 ; CHECK-MVE-NEXT:    cset r2, ne
1429 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1430 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1431 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1432 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1433 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1434 ; CHECK-MVE-NEXT:    vmov r2, s16
1435 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1436 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1437 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1438 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1439 ; CHECK-MVE-NEXT:    mov.w r1, #0
1440 ; CHECK-MVE-NEXT:    it ls
1441 ; CHECK-MVE-NEXT:    movls r1, #1
1442 ; CHECK-MVE-NEXT:    cmp r1, #0
1443 ; CHECK-MVE-NEXT:    cset r1, ne
1444 ; CHECK-MVE-NEXT:    movs r0, #0
1445 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1446 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1447 ; CHECK-MVE-NEXT:    vmov r1, s20
1448 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1449 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1450 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1451 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1452 ; CHECK-MVE-NEXT:    mov.w r1, #0
1453 ; CHECK-MVE-NEXT:    it ls
1454 ; CHECK-MVE-NEXT:    movls r1, #1
1455 ; CHECK-MVE-NEXT:    cmp r1, #0
1456 ; CHECK-MVE-NEXT:    cset r1, ne
1457 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1458 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1459 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1460 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1461 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1462 ; CHECK-MVE-NEXT:    vmov r1, s20
1463 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1464 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1465 ; CHECK-MVE-NEXT:    mov.w r1, #0
1466 ; CHECK-MVE-NEXT:    it ls
1467 ; CHECK-MVE-NEXT:    movls r1, #1
1468 ; CHECK-MVE-NEXT:    cmp r1, #0
1469 ; CHECK-MVE-NEXT:    cset r1, ne
1470 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1471 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1472 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1473 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1474 ; CHECK-MVE-NEXT:    vmov r1, s20
1475 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1476 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1477 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1478 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1479 ; CHECK-MVE-NEXT:    mov.w r1, #0
1480 ; CHECK-MVE-NEXT:    it ls
1481 ; CHECK-MVE-NEXT:    movls r1, #1
1482 ; CHECK-MVE-NEXT:    cmp r1, #0
1483 ; CHECK-MVE-NEXT:    cset r1, ne
1484 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1485 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1486 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1487 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1488 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1489 ; CHECK-MVE-NEXT:    vmov r1, s20
1490 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1491 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1492 ; CHECK-MVE-NEXT:    mov.w r1, #0
1493 ; CHECK-MVE-NEXT:    it ls
1494 ; CHECK-MVE-NEXT:    movls r1, #1
1495 ; CHECK-MVE-NEXT:    cmp r1, #0
1496 ; CHECK-MVE-NEXT:    cset r1, ne
1497 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1498 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1499 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1500 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1501 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1502 ; CHECK-MVE-NEXT:    it ls
1503 ; CHECK-MVE-NEXT:    movls r0, #1
1504 ; CHECK-MVE-NEXT:    cmp r0, #0
1505 ; CHECK-MVE-NEXT:    cset r0, ne
1506 ; CHECK-MVE-NEXT:    vmov r1, s20
1507 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1508 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1509 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1510 ; CHECK-MVE-NEXT:    vmov r0, s0
1511 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1512 ; CHECK-MVE-NEXT:    vmov q0, q4
1513 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1514 ; CHECK-MVE-NEXT:    bx lr
1516 ; CHECK-MVEFP-LABEL: vcmp_ole_v8f16:
1517 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1518 ; CHECK-MVEFP-NEXT:    vcmp.f16 ge, q1, q0
1519 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1520 ; CHECK-MVEFP-NEXT:    bx lr
1521 entry:
1522   %c = fcmp ole <8 x half> %src, %src2
1523   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1524   ret <8 x half> %s
1527 define arm_aapcs_vfpcc <8 x half> @vcmp_ueq_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1528 ; CHECK-MVE-LABEL: vcmp_ueq_v8f16:
1529 ; CHECK-MVE:       @ %bb.0: @ %entry
1530 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1531 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1532 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1533 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1534 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1535 ; CHECK-MVE-NEXT:    movs r1, #0
1536 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1537 ; CHECK-MVE-NEXT:    it eq
1538 ; CHECK-MVE-NEXT:    moveq r1, #1
1539 ; CHECK-MVE-NEXT:    it vs
1540 ; CHECK-MVE-NEXT:    movvs r1, #1
1541 ; CHECK-MVE-NEXT:    cmp r1, #0
1542 ; CHECK-MVE-NEXT:    cset r1, ne
1543 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1544 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1545 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1546 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1547 ; CHECK-MVE-NEXT:    mov.w r2, #0
1548 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1549 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1550 ; CHECK-MVE-NEXT:    it eq
1551 ; CHECK-MVE-NEXT:    moveq r2, #1
1552 ; CHECK-MVE-NEXT:    vmov r1, s16
1553 ; CHECK-MVE-NEXT:    it vs
1554 ; CHECK-MVE-NEXT:    movvs r2, #1
1555 ; CHECK-MVE-NEXT:    cmp r2, #0
1556 ; CHECK-MVE-NEXT:    cset r2, ne
1557 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1558 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1559 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1560 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1561 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1562 ; CHECK-MVE-NEXT:    vmov r2, s16
1563 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1564 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1565 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1566 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1567 ; CHECK-MVE-NEXT:    mov.w r1, #0
1568 ; CHECK-MVE-NEXT:    it eq
1569 ; CHECK-MVE-NEXT:    moveq r1, #1
1570 ; CHECK-MVE-NEXT:    mov.w r0, #0
1571 ; CHECK-MVE-NEXT:    it vs
1572 ; CHECK-MVE-NEXT:    movvs r1, #1
1573 ; CHECK-MVE-NEXT:    cmp r1, #0
1574 ; CHECK-MVE-NEXT:    cset r1, ne
1575 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1576 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1577 ; CHECK-MVE-NEXT:    vmov r1, s20
1578 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1579 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1580 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1581 ; CHECK-MVE-NEXT:    movs r1, #0
1582 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1583 ; CHECK-MVE-NEXT:    it eq
1584 ; CHECK-MVE-NEXT:    moveq r1, #1
1585 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1586 ; CHECK-MVE-NEXT:    it vs
1587 ; CHECK-MVE-NEXT:    movvs r1, #1
1588 ; CHECK-MVE-NEXT:    cmp r1, #0
1589 ; CHECK-MVE-NEXT:    cset r1, ne
1590 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1591 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1592 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1593 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1594 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1595 ; CHECK-MVE-NEXT:    vmov r1, s20
1596 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1597 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1598 ; CHECK-MVE-NEXT:    mov.w r1, #0
1599 ; CHECK-MVE-NEXT:    it eq
1600 ; CHECK-MVE-NEXT:    moveq r1, #1
1601 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1602 ; CHECK-MVE-NEXT:    it vs
1603 ; CHECK-MVE-NEXT:    movvs r1, #1
1604 ; CHECK-MVE-NEXT:    cmp r1, #0
1605 ; CHECK-MVE-NEXT:    cset r1, ne
1606 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1607 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1608 ; CHECK-MVE-NEXT:    vmov r1, s20
1609 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1610 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1611 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1612 ; CHECK-MVE-NEXT:    movs r1, #0
1613 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1614 ; CHECK-MVE-NEXT:    it eq
1615 ; CHECK-MVE-NEXT:    moveq r1, #1
1616 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1617 ; CHECK-MVE-NEXT:    it vs
1618 ; CHECK-MVE-NEXT:    movvs r1, #1
1619 ; CHECK-MVE-NEXT:    cmp r1, #0
1620 ; CHECK-MVE-NEXT:    cset r1, ne
1621 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1622 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1623 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1624 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1625 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1626 ; CHECK-MVE-NEXT:    vmov r1, s20
1627 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1628 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1629 ; CHECK-MVE-NEXT:    mov.w r1, #0
1630 ; CHECK-MVE-NEXT:    it eq
1631 ; CHECK-MVE-NEXT:    moveq r1, #1
1632 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1633 ; CHECK-MVE-NEXT:    it vs
1634 ; CHECK-MVE-NEXT:    movvs r1, #1
1635 ; CHECK-MVE-NEXT:    cmp r1, #0
1636 ; CHECK-MVE-NEXT:    cset r1, ne
1637 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1638 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1639 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1640 ; CHECK-MVE-NEXT:    it eq
1641 ; CHECK-MVE-NEXT:    moveq r0, #1
1642 ; CHECK-MVE-NEXT:    vmov r1, s20
1643 ; CHECK-MVE-NEXT:    it vs
1644 ; CHECK-MVE-NEXT:    movvs r0, #1
1645 ; CHECK-MVE-NEXT:    cmp r0, #0
1646 ; CHECK-MVE-NEXT:    cset r0, ne
1647 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1648 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1649 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1650 ; CHECK-MVE-NEXT:    vmov r0, s0
1651 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1652 ; CHECK-MVE-NEXT:    vmov q0, q4
1653 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1654 ; CHECK-MVE-NEXT:    bx lr
1656 ; CHECK-MVEFP-LABEL: vcmp_ueq_v8f16:
1657 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1658 ; CHECK-MVEFP-NEXT:    vpt.f16 le, q1, q0
1659 ; CHECK-MVEFP-NEXT:    vcmpt.f16 le, q0, q1
1660 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1661 ; CHECK-MVEFP-NEXT:    bx lr
1662 entry:
1663   %c = fcmp ueq <8 x half> %src, %src2
1664   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1665   ret <8 x half> %s
1668 define arm_aapcs_vfpcc <8 x half> @vcmp_une_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1669 ; CHECK-MVE-LABEL: vcmp_une_v8f16:
1670 ; CHECK-MVE:       @ %bb.0: @ %entry
1671 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1672 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1673 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1674 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1675 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1676 ; CHECK-MVE-NEXT:    movs r1, #0
1677 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1678 ; CHECK-MVE-NEXT:    it ne
1679 ; CHECK-MVE-NEXT:    movne r1, #1
1680 ; CHECK-MVE-NEXT:    cmp r1, #0
1681 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1682 ; CHECK-MVE-NEXT:    cset r1, ne
1683 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1684 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1685 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1686 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1687 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1688 ; CHECK-MVE-NEXT:    mov.w r2, #0
1689 ; CHECK-MVE-NEXT:    vmov r1, s16
1690 ; CHECK-MVE-NEXT:    it ne
1691 ; CHECK-MVE-NEXT:    movne r2, #1
1692 ; CHECK-MVE-NEXT:    cmp r2, #0
1693 ; CHECK-MVE-NEXT:    cset r2, ne
1694 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1695 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1696 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1697 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1698 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1699 ; CHECK-MVE-NEXT:    vmov r2, s16
1700 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1701 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1702 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1703 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1704 ; CHECK-MVE-NEXT:    mov.w r1, #0
1705 ; CHECK-MVE-NEXT:    it ne
1706 ; CHECK-MVE-NEXT:    movne r1, #1
1707 ; CHECK-MVE-NEXT:    cmp r1, #0
1708 ; CHECK-MVE-NEXT:    cset r1, ne
1709 ; CHECK-MVE-NEXT:    movs r0, #0
1710 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1711 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1712 ; CHECK-MVE-NEXT:    vmov r1, s20
1713 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1714 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1715 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1716 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1717 ; CHECK-MVE-NEXT:    mov.w r1, #0
1718 ; CHECK-MVE-NEXT:    it ne
1719 ; CHECK-MVE-NEXT:    movne r1, #1
1720 ; CHECK-MVE-NEXT:    cmp r1, #0
1721 ; CHECK-MVE-NEXT:    cset r1, ne
1722 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1723 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1724 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1725 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1726 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1727 ; CHECK-MVE-NEXT:    vmov r1, s20
1728 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1729 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1730 ; CHECK-MVE-NEXT:    mov.w r1, #0
1731 ; CHECK-MVE-NEXT:    it ne
1732 ; CHECK-MVE-NEXT:    movne r1, #1
1733 ; CHECK-MVE-NEXT:    cmp r1, #0
1734 ; CHECK-MVE-NEXT:    cset r1, ne
1735 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1736 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1737 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1738 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1739 ; CHECK-MVE-NEXT:    vmov r1, s20
1740 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1741 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1742 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1743 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1744 ; CHECK-MVE-NEXT:    mov.w r1, #0
1745 ; CHECK-MVE-NEXT:    it ne
1746 ; CHECK-MVE-NEXT:    movne r1, #1
1747 ; CHECK-MVE-NEXT:    cmp r1, #0
1748 ; CHECK-MVE-NEXT:    cset r1, ne
1749 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1750 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1751 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1752 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1753 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1754 ; CHECK-MVE-NEXT:    vmov r1, s20
1755 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1756 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1757 ; CHECK-MVE-NEXT:    mov.w r1, #0
1758 ; CHECK-MVE-NEXT:    it ne
1759 ; CHECK-MVE-NEXT:    movne r1, #1
1760 ; CHECK-MVE-NEXT:    cmp r1, #0
1761 ; CHECK-MVE-NEXT:    cset r1, ne
1762 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1763 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1764 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1765 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1766 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1767 ; CHECK-MVE-NEXT:    it ne
1768 ; CHECK-MVE-NEXT:    movne r0, #1
1769 ; CHECK-MVE-NEXT:    cmp r0, #0
1770 ; CHECK-MVE-NEXT:    cset r0, ne
1771 ; CHECK-MVE-NEXT:    vmov r1, s20
1772 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1773 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1774 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1775 ; CHECK-MVE-NEXT:    vmov r0, s0
1776 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1777 ; CHECK-MVE-NEXT:    vmov q0, q4
1778 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1779 ; CHECK-MVE-NEXT:    bx lr
1781 ; CHECK-MVEFP-LABEL: vcmp_une_v8f16:
1782 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1783 ; CHECK-MVEFP-NEXT:    vcmp.f16 ne, q0, q1
1784 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1785 ; CHECK-MVEFP-NEXT:    bx lr
1786 entry:
1787   %c = fcmp une <8 x half> %src, %src2
1788   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1789   ret <8 x half> %s
1792 define arm_aapcs_vfpcc <8 x half> @vcmp_ugt_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1793 ; CHECK-MVE-LABEL: vcmp_ugt_v8f16:
1794 ; CHECK-MVE:       @ %bb.0: @ %entry
1795 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1796 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1797 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1798 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1799 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1800 ; CHECK-MVE-NEXT:    movs r1, #0
1801 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1802 ; CHECK-MVE-NEXT:    it hi
1803 ; CHECK-MVE-NEXT:    movhi r1, #1
1804 ; CHECK-MVE-NEXT:    cmp r1, #0
1805 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1806 ; CHECK-MVE-NEXT:    cset r1, ne
1807 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1808 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1809 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1810 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1811 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1812 ; CHECK-MVE-NEXT:    mov.w r2, #0
1813 ; CHECK-MVE-NEXT:    vmov r1, s16
1814 ; CHECK-MVE-NEXT:    it hi
1815 ; CHECK-MVE-NEXT:    movhi r2, #1
1816 ; CHECK-MVE-NEXT:    cmp r2, #0
1817 ; CHECK-MVE-NEXT:    cset r2, ne
1818 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1819 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1820 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1821 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1822 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1823 ; CHECK-MVE-NEXT:    vmov r2, s16
1824 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1825 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1826 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1827 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1828 ; CHECK-MVE-NEXT:    mov.w r1, #0
1829 ; CHECK-MVE-NEXT:    it hi
1830 ; CHECK-MVE-NEXT:    movhi r1, #1
1831 ; CHECK-MVE-NEXT:    cmp r1, #0
1832 ; CHECK-MVE-NEXT:    cset r1, ne
1833 ; CHECK-MVE-NEXT:    movs r0, #0
1834 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1835 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1836 ; CHECK-MVE-NEXT:    vmov r1, s20
1837 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1838 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1839 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1840 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1841 ; CHECK-MVE-NEXT:    mov.w r1, #0
1842 ; CHECK-MVE-NEXT:    it hi
1843 ; CHECK-MVE-NEXT:    movhi r1, #1
1844 ; CHECK-MVE-NEXT:    cmp r1, #0
1845 ; CHECK-MVE-NEXT:    cset r1, ne
1846 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1847 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1848 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1849 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1850 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1851 ; CHECK-MVE-NEXT:    vmov r1, s20
1852 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1853 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1854 ; CHECK-MVE-NEXT:    mov.w r1, #0
1855 ; CHECK-MVE-NEXT:    it hi
1856 ; CHECK-MVE-NEXT:    movhi r1, #1
1857 ; CHECK-MVE-NEXT:    cmp r1, #0
1858 ; CHECK-MVE-NEXT:    cset r1, ne
1859 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1860 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1861 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1862 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1863 ; CHECK-MVE-NEXT:    vmov r1, s20
1864 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1865 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1866 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1867 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1868 ; CHECK-MVE-NEXT:    mov.w r1, #0
1869 ; CHECK-MVE-NEXT:    it hi
1870 ; CHECK-MVE-NEXT:    movhi r1, #1
1871 ; CHECK-MVE-NEXT:    cmp r1, #0
1872 ; CHECK-MVE-NEXT:    cset r1, ne
1873 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1874 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
1875 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1876 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1877 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
1878 ; CHECK-MVE-NEXT:    vmov r1, s20
1879 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1880 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
1881 ; CHECK-MVE-NEXT:    mov.w r1, #0
1882 ; CHECK-MVE-NEXT:    it hi
1883 ; CHECK-MVE-NEXT:    movhi r1, #1
1884 ; CHECK-MVE-NEXT:    cmp r1, #0
1885 ; CHECK-MVE-NEXT:    cset r1, ne
1886 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1887 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1888 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
1889 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
1890 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1891 ; CHECK-MVE-NEXT:    it hi
1892 ; CHECK-MVE-NEXT:    movhi r0, #1
1893 ; CHECK-MVE-NEXT:    cmp r0, #0
1894 ; CHECK-MVE-NEXT:    cset r0, ne
1895 ; CHECK-MVE-NEXT:    vmov r1, s20
1896 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
1897 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
1898 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
1899 ; CHECK-MVE-NEXT:    vmov r0, s0
1900 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
1901 ; CHECK-MVE-NEXT:    vmov q0, q4
1902 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
1903 ; CHECK-MVE-NEXT:    bx lr
1905 ; CHECK-MVEFP-LABEL: vcmp_ugt_v8f16:
1906 ; CHECK-MVEFP:       @ %bb.0: @ %entry
1907 ; CHECK-MVEFP-NEXT:    vcmp.f16 ge, q1, q0
1908 ; CHECK-MVEFP-NEXT:    vpnot
1909 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
1910 ; CHECK-MVEFP-NEXT:    bx lr
1911 entry:
1912   %c = fcmp ugt <8 x half> %src, %src2
1913   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
1914   ret <8 x half> %s
1917 define arm_aapcs_vfpcc <8 x half> @vcmp_uge_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
1918 ; CHECK-MVE-LABEL: vcmp_uge_v8f16:
1919 ; CHECK-MVE:       @ %bb.0: @ %entry
1920 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
1921 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
1922 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
1923 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
1924 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
1925 ; CHECK-MVE-NEXT:    movs r1, #0
1926 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1927 ; CHECK-MVE-NEXT:    it pl
1928 ; CHECK-MVE-NEXT:    movpl r1, #1
1929 ; CHECK-MVE-NEXT:    cmp r1, #0
1930 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
1931 ; CHECK-MVE-NEXT:    cset r1, ne
1932 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
1933 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
1934 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1935 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
1936 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1937 ; CHECK-MVE-NEXT:    mov.w r2, #0
1938 ; CHECK-MVE-NEXT:    vmov r1, s16
1939 ; CHECK-MVE-NEXT:    it pl
1940 ; CHECK-MVE-NEXT:    movpl r2, #1
1941 ; CHECK-MVE-NEXT:    cmp r2, #0
1942 ; CHECK-MVE-NEXT:    cset r2, ne
1943 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
1944 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
1945 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
1946 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
1947 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1948 ; CHECK-MVE-NEXT:    vmov r2, s16
1949 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
1950 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
1951 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
1952 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
1953 ; CHECK-MVE-NEXT:    mov.w r1, #0
1954 ; CHECK-MVE-NEXT:    it pl
1955 ; CHECK-MVE-NEXT:    movpl r1, #1
1956 ; CHECK-MVE-NEXT:    cmp r1, #0
1957 ; CHECK-MVE-NEXT:    cset r1, ne
1958 ; CHECK-MVE-NEXT:    movs r0, #0
1959 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1960 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
1961 ; CHECK-MVE-NEXT:    vmov r1, s20
1962 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
1963 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1964 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
1965 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1966 ; CHECK-MVE-NEXT:    mov.w r1, #0
1967 ; CHECK-MVE-NEXT:    it pl
1968 ; CHECK-MVE-NEXT:    movpl r1, #1
1969 ; CHECK-MVE-NEXT:    cmp r1, #0
1970 ; CHECK-MVE-NEXT:    cset r1, ne
1971 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
1972 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
1973 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1974 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
1975 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
1976 ; CHECK-MVE-NEXT:    vmov r1, s20
1977 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1978 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
1979 ; CHECK-MVE-NEXT:    mov.w r1, #0
1980 ; CHECK-MVE-NEXT:    it pl
1981 ; CHECK-MVE-NEXT:    movpl r1, #1
1982 ; CHECK-MVE-NEXT:    cmp r1, #0
1983 ; CHECK-MVE-NEXT:    cset r1, ne
1984 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
1985 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
1986 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
1987 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
1988 ; CHECK-MVE-NEXT:    vmov r1, s20
1989 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
1990 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
1991 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
1992 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
1993 ; CHECK-MVE-NEXT:    mov.w r1, #0
1994 ; CHECK-MVE-NEXT:    it pl
1995 ; CHECK-MVE-NEXT:    movpl r1, #1
1996 ; CHECK-MVE-NEXT:    cmp r1, #0
1997 ; CHECK-MVE-NEXT:    cset r1, ne
1998 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
1999 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
2000 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2001 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2002 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
2003 ; CHECK-MVE-NEXT:    vmov r1, s20
2004 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2005 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
2006 ; CHECK-MVE-NEXT:    mov.w r1, #0
2007 ; CHECK-MVE-NEXT:    it pl
2008 ; CHECK-MVE-NEXT:    movpl r1, #1
2009 ; CHECK-MVE-NEXT:    cmp r1, #0
2010 ; CHECK-MVE-NEXT:    cset r1, ne
2011 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2012 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2013 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
2014 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
2015 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2016 ; CHECK-MVE-NEXT:    it pl
2017 ; CHECK-MVE-NEXT:    movpl r0, #1
2018 ; CHECK-MVE-NEXT:    cmp r0, #0
2019 ; CHECK-MVE-NEXT:    cset r0, ne
2020 ; CHECK-MVE-NEXT:    vmov r1, s20
2021 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
2022 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
2023 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
2024 ; CHECK-MVE-NEXT:    vmov r0, s0
2025 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
2026 ; CHECK-MVE-NEXT:    vmov q0, q4
2027 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
2028 ; CHECK-MVE-NEXT:    bx lr
2030 ; CHECK-MVEFP-LABEL: vcmp_uge_v8f16:
2031 ; CHECK-MVEFP:       @ %bb.0: @ %entry
2032 ; CHECK-MVEFP-NEXT:    vcmp.f16 gt, q1, q0
2033 ; CHECK-MVEFP-NEXT:    vpnot
2034 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
2035 ; CHECK-MVEFP-NEXT:    bx lr
2036 entry:
2037   %c = fcmp uge <8 x half> %src, %src2
2038   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
2039   ret <8 x half> %s
2042 define arm_aapcs_vfpcc <8 x half> @vcmp_ult_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
2043 ; CHECK-MVE-LABEL: vcmp_ult_v8f16:
2044 ; CHECK-MVE:       @ %bb.0: @ %entry
2045 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
2046 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
2047 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
2048 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
2049 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
2050 ; CHECK-MVE-NEXT:    movs r1, #0
2051 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2052 ; CHECK-MVE-NEXT:    it lt
2053 ; CHECK-MVE-NEXT:    movlt r1, #1
2054 ; CHECK-MVE-NEXT:    cmp r1, #0
2055 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2056 ; CHECK-MVE-NEXT:    cset r1, ne
2057 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
2058 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
2059 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2060 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
2061 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2062 ; CHECK-MVE-NEXT:    mov.w r2, #0
2063 ; CHECK-MVE-NEXT:    vmov r1, s16
2064 ; CHECK-MVE-NEXT:    it lt
2065 ; CHECK-MVE-NEXT:    movlt r2, #1
2066 ; CHECK-MVE-NEXT:    cmp r2, #0
2067 ; CHECK-MVE-NEXT:    cset r2, ne
2068 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
2069 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
2070 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
2071 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
2072 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2073 ; CHECK-MVE-NEXT:    vmov r2, s16
2074 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
2075 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
2076 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
2077 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
2078 ; CHECK-MVE-NEXT:    mov.w r1, #0
2079 ; CHECK-MVE-NEXT:    it lt
2080 ; CHECK-MVE-NEXT:    movlt r1, #1
2081 ; CHECK-MVE-NEXT:    cmp r1, #0
2082 ; CHECK-MVE-NEXT:    cset r1, ne
2083 ; CHECK-MVE-NEXT:    movs r0, #0
2084 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2085 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
2086 ; CHECK-MVE-NEXT:    vmov r1, s20
2087 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
2088 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2089 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
2090 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2091 ; CHECK-MVE-NEXT:    mov.w r1, #0
2092 ; CHECK-MVE-NEXT:    it lt
2093 ; CHECK-MVE-NEXT:    movlt r1, #1
2094 ; CHECK-MVE-NEXT:    cmp r1, #0
2095 ; CHECK-MVE-NEXT:    cset r1, ne
2096 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
2097 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
2098 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2099 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2100 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
2101 ; CHECK-MVE-NEXT:    vmov r1, s20
2102 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2103 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
2104 ; CHECK-MVE-NEXT:    mov.w r1, #0
2105 ; CHECK-MVE-NEXT:    it lt
2106 ; CHECK-MVE-NEXT:    movlt r1, #1
2107 ; CHECK-MVE-NEXT:    cmp r1, #0
2108 ; CHECK-MVE-NEXT:    cset r1, ne
2109 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
2110 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2111 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
2112 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
2113 ; CHECK-MVE-NEXT:    vmov r1, s20
2114 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
2115 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2116 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
2117 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2118 ; CHECK-MVE-NEXT:    mov.w r1, #0
2119 ; CHECK-MVE-NEXT:    it lt
2120 ; CHECK-MVE-NEXT:    movlt r1, #1
2121 ; CHECK-MVE-NEXT:    cmp r1, #0
2122 ; CHECK-MVE-NEXT:    cset r1, ne
2123 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
2124 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
2125 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2126 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2127 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
2128 ; CHECK-MVE-NEXT:    vmov r1, s20
2129 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2130 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
2131 ; CHECK-MVE-NEXT:    mov.w r1, #0
2132 ; CHECK-MVE-NEXT:    it lt
2133 ; CHECK-MVE-NEXT:    movlt r1, #1
2134 ; CHECK-MVE-NEXT:    cmp r1, #0
2135 ; CHECK-MVE-NEXT:    cset r1, ne
2136 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2137 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2138 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
2139 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
2140 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2141 ; CHECK-MVE-NEXT:    it lt
2142 ; CHECK-MVE-NEXT:    movlt r0, #1
2143 ; CHECK-MVE-NEXT:    cmp r0, #0
2144 ; CHECK-MVE-NEXT:    cset r0, ne
2145 ; CHECK-MVE-NEXT:    vmov r1, s20
2146 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
2147 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
2148 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
2149 ; CHECK-MVE-NEXT:    vmov r0, s0
2150 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
2151 ; CHECK-MVE-NEXT:    vmov q0, q4
2152 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
2153 ; CHECK-MVE-NEXT:    bx lr
2155 ; CHECK-MVEFP-LABEL: vcmp_ult_v8f16:
2156 ; CHECK-MVEFP:       @ %bb.0: @ %entry
2157 ; CHECK-MVEFP-NEXT:    vcmp.f16 ge, q0, q1
2158 ; CHECK-MVEFP-NEXT:    vpnot
2159 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
2160 ; CHECK-MVEFP-NEXT:    bx lr
2161 entry:
2162   %c = fcmp ult <8 x half> %src, %src2
2163   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
2164   ret <8 x half> %s
2167 define arm_aapcs_vfpcc <8 x half> @vcmp_ule_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
2168 ; CHECK-MVE-LABEL: vcmp_ule_v8f16:
2169 ; CHECK-MVE:       @ %bb.0: @ %entry
2170 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
2171 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
2172 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
2173 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
2174 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
2175 ; CHECK-MVE-NEXT:    movs r1, #0
2176 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2177 ; CHECK-MVE-NEXT:    it le
2178 ; CHECK-MVE-NEXT:    movle r1, #1
2179 ; CHECK-MVE-NEXT:    cmp r1, #0
2180 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2181 ; CHECK-MVE-NEXT:    cset r1, ne
2182 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
2183 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
2184 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2185 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
2186 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2187 ; CHECK-MVE-NEXT:    mov.w r2, #0
2188 ; CHECK-MVE-NEXT:    vmov r1, s16
2189 ; CHECK-MVE-NEXT:    it le
2190 ; CHECK-MVE-NEXT:    movle r2, #1
2191 ; CHECK-MVE-NEXT:    cmp r2, #0
2192 ; CHECK-MVE-NEXT:    cset r2, ne
2193 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
2194 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
2195 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
2196 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
2197 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2198 ; CHECK-MVE-NEXT:    vmov r2, s16
2199 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
2200 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
2201 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
2202 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
2203 ; CHECK-MVE-NEXT:    mov.w r1, #0
2204 ; CHECK-MVE-NEXT:    it le
2205 ; CHECK-MVE-NEXT:    movle r1, #1
2206 ; CHECK-MVE-NEXT:    cmp r1, #0
2207 ; CHECK-MVE-NEXT:    cset r1, ne
2208 ; CHECK-MVE-NEXT:    movs r0, #0
2209 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2210 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
2211 ; CHECK-MVE-NEXT:    vmov r1, s20
2212 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
2213 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2214 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
2215 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2216 ; CHECK-MVE-NEXT:    mov.w r1, #0
2217 ; CHECK-MVE-NEXT:    it le
2218 ; CHECK-MVE-NEXT:    movle r1, #1
2219 ; CHECK-MVE-NEXT:    cmp r1, #0
2220 ; CHECK-MVE-NEXT:    cset r1, ne
2221 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
2222 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
2223 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2224 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2225 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
2226 ; CHECK-MVE-NEXT:    vmov r1, s20
2227 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2228 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
2229 ; CHECK-MVE-NEXT:    mov.w r1, #0
2230 ; CHECK-MVE-NEXT:    it le
2231 ; CHECK-MVE-NEXT:    movle r1, #1
2232 ; CHECK-MVE-NEXT:    cmp r1, #0
2233 ; CHECK-MVE-NEXT:    cset r1, ne
2234 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
2235 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2236 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
2237 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
2238 ; CHECK-MVE-NEXT:    vmov r1, s20
2239 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
2240 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2241 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
2242 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2243 ; CHECK-MVE-NEXT:    mov.w r1, #0
2244 ; CHECK-MVE-NEXT:    it le
2245 ; CHECK-MVE-NEXT:    movle r1, #1
2246 ; CHECK-MVE-NEXT:    cmp r1, #0
2247 ; CHECK-MVE-NEXT:    cset r1, ne
2248 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
2249 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
2250 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2251 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2252 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
2253 ; CHECK-MVE-NEXT:    vmov r1, s20
2254 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2255 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
2256 ; CHECK-MVE-NEXT:    mov.w r1, #0
2257 ; CHECK-MVE-NEXT:    it le
2258 ; CHECK-MVE-NEXT:    movle r1, #1
2259 ; CHECK-MVE-NEXT:    cmp r1, #0
2260 ; CHECK-MVE-NEXT:    cset r1, ne
2261 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2262 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2263 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
2264 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
2265 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2266 ; CHECK-MVE-NEXT:    it le
2267 ; CHECK-MVE-NEXT:    movle r0, #1
2268 ; CHECK-MVE-NEXT:    cmp r0, #0
2269 ; CHECK-MVE-NEXT:    cset r0, ne
2270 ; CHECK-MVE-NEXT:    vmov r1, s20
2271 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
2272 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
2273 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
2274 ; CHECK-MVE-NEXT:    vmov r0, s0
2275 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
2276 ; CHECK-MVE-NEXT:    vmov q0, q4
2277 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
2278 ; CHECK-MVE-NEXT:    bx lr
2280 ; CHECK-MVEFP-LABEL: vcmp_ule_v8f16:
2281 ; CHECK-MVEFP:       @ %bb.0: @ %entry
2282 ; CHECK-MVEFP-NEXT:    vcmp.f16 gt, q0, q1
2283 ; CHECK-MVEFP-NEXT:    vpnot
2284 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
2285 ; CHECK-MVEFP-NEXT:    bx lr
2286 entry:
2287   %c = fcmp ule <8 x half> %src, %src2
2288   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
2289   ret <8 x half> %s
2292 define arm_aapcs_vfpcc <8 x half> @vcmp_ord_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
2293 ; CHECK-MVE-LABEL: vcmp_ord_v8f16:
2294 ; CHECK-MVE:       @ %bb.0: @ %entry
2295 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
2296 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
2297 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
2298 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
2299 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
2300 ; CHECK-MVE-NEXT:    movs r1, #0
2301 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2302 ; CHECK-MVE-NEXT:    it vc
2303 ; CHECK-MVE-NEXT:    movvc r1, #1
2304 ; CHECK-MVE-NEXT:    cmp r1, #0
2305 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2306 ; CHECK-MVE-NEXT:    cset r1, ne
2307 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
2308 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
2309 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2310 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
2311 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2312 ; CHECK-MVE-NEXT:    mov.w r2, #0
2313 ; CHECK-MVE-NEXT:    vmov r1, s16
2314 ; CHECK-MVE-NEXT:    it vc
2315 ; CHECK-MVE-NEXT:    movvc r2, #1
2316 ; CHECK-MVE-NEXT:    cmp r2, #0
2317 ; CHECK-MVE-NEXT:    cset r2, ne
2318 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
2319 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
2320 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
2321 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
2322 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2323 ; CHECK-MVE-NEXT:    vmov r2, s16
2324 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
2325 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
2326 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
2327 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
2328 ; CHECK-MVE-NEXT:    mov.w r1, #0
2329 ; CHECK-MVE-NEXT:    it vc
2330 ; CHECK-MVE-NEXT:    movvc r1, #1
2331 ; CHECK-MVE-NEXT:    cmp r1, #0
2332 ; CHECK-MVE-NEXT:    cset r1, ne
2333 ; CHECK-MVE-NEXT:    movs r0, #0
2334 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2335 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
2336 ; CHECK-MVE-NEXT:    vmov r1, s20
2337 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
2338 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2339 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
2340 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2341 ; CHECK-MVE-NEXT:    mov.w r1, #0
2342 ; CHECK-MVE-NEXT:    it vc
2343 ; CHECK-MVE-NEXT:    movvc r1, #1
2344 ; CHECK-MVE-NEXT:    cmp r1, #0
2345 ; CHECK-MVE-NEXT:    cset r1, ne
2346 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
2347 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
2348 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2349 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2350 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
2351 ; CHECK-MVE-NEXT:    vmov r1, s20
2352 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2353 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
2354 ; CHECK-MVE-NEXT:    mov.w r1, #0
2355 ; CHECK-MVE-NEXT:    it vc
2356 ; CHECK-MVE-NEXT:    movvc r1, #1
2357 ; CHECK-MVE-NEXT:    cmp r1, #0
2358 ; CHECK-MVE-NEXT:    cset r1, ne
2359 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
2360 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2361 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
2362 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
2363 ; CHECK-MVE-NEXT:    vmov r1, s20
2364 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
2365 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2366 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
2367 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2368 ; CHECK-MVE-NEXT:    mov.w r1, #0
2369 ; CHECK-MVE-NEXT:    it vc
2370 ; CHECK-MVE-NEXT:    movvc r1, #1
2371 ; CHECK-MVE-NEXT:    cmp r1, #0
2372 ; CHECK-MVE-NEXT:    cset r1, ne
2373 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
2374 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
2375 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2376 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2377 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
2378 ; CHECK-MVE-NEXT:    vmov r1, s20
2379 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2380 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
2381 ; CHECK-MVE-NEXT:    mov.w r1, #0
2382 ; CHECK-MVE-NEXT:    it vc
2383 ; CHECK-MVE-NEXT:    movvc r1, #1
2384 ; CHECK-MVE-NEXT:    cmp r1, #0
2385 ; CHECK-MVE-NEXT:    cset r1, ne
2386 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2387 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2388 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
2389 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
2390 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2391 ; CHECK-MVE-NEXT:    it vc
2392 ; CHECK-MVE-NEXT:    movvc r0, #1
2393 ; CHECK-MVE-NEXT:    cmp r0, #0
2394 ; CHECK-MVE-NEXT:    cset r0, ne
2395 ; CHECK-MVE-NEXT:    vmov r1, s20
2396 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
2397 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
2398 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
2399 ; CHECK-MVE-NEXT:    vmov r0, s0
2400 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
2401 ; CHECK-MVE-NEXT:    vmov q0, q4
2402 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
2403 ; CHECK-MVE-NEXT:    bx lr
2405 ; CHECK-MVEFP-LABEL: vcmp_ord_v8f16:
2406 ; CHECK-MVEFP:       @ %bb.0: @ %entry
2407 ; CHECK-MVEFP-NEXT:    vpt.f16 le, q1, q0
2408 ; CHECK-MVEFP-NEXT:    vcmpt.f16 lt, q0, q1
2409 ; CHECK-MVEFP-NEXT:    vpnot
2410 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
2411 ; CHECK-MVEFP-NEXT:    bx lr
2412 entry:
2413   %c = fcmp ord <8 x half> %src, %src2
2414   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
2415   ret <8 x half> %s
2418 define arm_aapcs_vfpcc <8 x half> @vcmp_uno_v8f16(<8 x half> %src, <8 x half> %src2, <8 x half> %a, <8 x half> %b) {
2419 ; CHECK-MVE-LABEL: vcmp_uno_v8f16:
2420 ; CHECK-MVE:       @ %bb.0: @ %entry
2421 ; CHECK-MVE-NEXT:    .vsave {d8, d9, d10, d11}
2422 ; CHECK-MVE-NEXT:    vpush {d8, d9, d10, d11}
2423 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s4
2424 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s0
2425 ; CHECK-MVE-NEXT:    vcmp.f16 s18, s16
2426 ; CHECK-MVE-NEXT:    movs r1, #0
2427 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2428 ; CHECK-MVE-NEXT:    it vs
2429 ; CHECK-MVE-NEXT:    movvs r1, #1
2430 ; CHECK-MVE-NEXT:    cmp r1, #0
2431 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2432 ; CHECK-MVE-NEXT:    cset r1, ne
2433 ; CHECK-MVE-NEXT:    vmovx.f16 s16, s8
2434 ; CHECK-MVE-NEXT:    vmovx.f16 s18, s12
2435 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2436 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s18, s16
2437 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2438 ; CHECK-MVE-NEXT:    mov.w r2, #0
2439 ; CHECK-MVE-NEXT:    vmov r1, s16
2440 ; CHECK-MVE-NEXT:    it vs
2441 ; CHECK-MVE-NEXT:    movvs r2, #1
2442 ; CHECK-MVE-NEXT:    cmp r2, #0
2443 ; CHECK-MVE-NEXT:    cset r2, ne
2444 ; CHECK-MVE-NEXT:    vcmp.f16 s1, s5
2445 ; CHECK-MVE-NEXT:    lsls r2, r2, #31
2446 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s1
2447 ; CHECK-MVE-NEXT:    vseleq.f16 s16, s12, s8
2448 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2449 ; CHECK-MVE-NEXT:    vmov r2, s16
2450 ; CHECK-MVE-NEXT:    vmovx.f16 s4, s7
2451 ; CHECK-MVE-NEXT:    vmov.16 q4[0], r2
2452 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s3
2453 ; CHECK-MVE-NEXT:    vmov.16 q4[1], r1
2454 ; CHECK-MVE-NEXT:    mov.w r1, #0
2455 ; CHECK-MVE-NEXT:    it vs
2456 ; CHECK-MVE-NEXT:    movvs r1, #1
2457 ; CHECK-MVE-NEXT:    cmp r1, #0
2458 ; CHECK-MVE-NEXT:    cset r1, ne
2459 ; CHECK-MVE-NEXT:    movs r0, #0
2460 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2461 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s13, s9
2462 ; CHECK-MVE-NEXT:    vmov r1, s20
2463 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s5
2464 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2465 ; CHECK-MVE-NEXT:    vmov.16 q4[2], r1
2466 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2467 ; CHECK-MVE-NEXT:    mov.w r1, #0
2468 ; CHECK-MVE-NEXT:    it vs
2469 ; CHECK-MVE-NEXT:    movvs r1, #1
2470 ; CHECK-MVE-NEXT:    cmp r1, #0
2471 ; CHECK-MVE-NEXT:    cset r1, ne
2472 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s9
2473 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s13
2474 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2475 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2476 ; CHECK-MVE-NEXT:    vcmp.f16 s2, s6
2477 ; CHECK-MVE-NEXT:    vmov r1, s20
2478 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2479 ; CHECK-MVE-NEXT:    vmov.16 q4[3], r1
2480 ; CHECK-MVE-NEXT:    mov.w r1, #0
2481 ; CHECK-MVE-NEXT:    it vs
2482 ; CHECK-MVE-NEXT:    movvs r1, #1
2483 ; CHECK-MVE-NEXT:    cmp r1, #0
2484 ; CHECK-MVE-NEXT:    cset r1, ne
2485 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s2
2486 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2487 ; CHECK-MVE-NEXT:    vmovx.f16 s2, s15
2488 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s14, s10
2489 ; CHECK-MVE-NEXT:    vmov r1, s20
2490 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s6
2491 ; CHECK-MVE-NEXT:    vcmp.f16 s22, s20
2492 ; CHECK-MVE-NEXT:    vmov.16 q4[4], r1
2493 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2494 ; CHECK-MVE-NEXT:    mov.w r1, #0
2495 ; CHECK-MVE-NEXT:    it vs
2496 ; CHECK-MVE-NEXT:    movvs r1, #1
2497 ; CHECK-MVE-NEXT:    cmp r1, #0
2498 ; CHECK-MVE-NEXT:    cset r1, ne
2499 ; CHECK-MVE-NEXT:    vmovx.f16 s20, s10
2500 ; CHECK-MVE-NEXT:    vmovx.f16 s22, s14
2501 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2502 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s22, s20
2503 ; CHECK-MVE-NEXT:    vcmp.f16 s3, s7
2504 ; CHECK-MVE-NEXT:    vmov r1, s20
2505 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2506 ; CHECK-MVE-NEXT:    vmov.16 q4[5], r1
2507 ; CHECK-MVE-NEXT:    mov.w r1, #0
2508 ; CHECK-MVE-NEXT:    it vs
2509 ; CHECK-MVE-NEXT:    movvs r1, #1
2510 ; CHECK-MVE-NEXT:    cmp r1, #0
2511 ; CHECK-MVE-NEXT:    cset r1, ne
2512 ; CHECK-MVE-NEXT:    vcmp.f16 s0, s4
2513 ; CHECK-MVE-NEXT:    lsls r1, r1, #31
2514 ; CHECK-MVE-NEXT:    vmovx.f16 s0, s11
2515 ; CHECK-MVE-NEXT:    vseleq.f16 s20, s15, s11
2516 ; CHECK-MVE-NEXT:    vmrs APSR_nzcv, fpscr
2517 ; CHECK-MVE-NEXT:    it vs
2518 ; CHECK-MVE-NEXT:    movvs r0, #1
2519 ; CHECK-MVE-NEXT:    cmp r0, #0
2520 ; CHECK-MVE-NEXT:    cset r0, ne
2521 ; CHECK-MVE-NEXT:    vmov r1, s20
2522 ; CHECK-MVE-NEXT:    lsls r0, r0, #31
2523 ; CHECK-MVE-NEXT:    vmov.16 q4[6], r1
2524 ; CHECK-MVE-NEXT:    vseleq.f16 s0, s2, s0
2525 ; CHECK-MVE-NEXT:    vmov r0, s0
2526 ; CHECK-MVE-NEXT:    vmov.16 q4[7], r0
2527 ; CHECK-MVE-NEXT:    vmov q0, q4
2528 ; CHECK-MVE-NEXT:    vpop {d8, d9, d10, d11}
2529 ; CHECK-MVE-NEXT:    bx lr
2531 ; CHECK-MVEFP-LABEL: vcmp_uno_v8f16:
2532 ; CHECK-MVEFP:       @ %bb.0: @ %entry
2533 ; CHECK-MVEFP-NEXT:    vpt.f16 le, q1, q0
2534 ; CHECK-MVEFP-NEXT:    vcmpt.f16 lt, q0, q1
2535 ; CHECK-MVEFP-NEXT:    vpsel q0, q2, q3
2536 ; CHECK-MVEFP-NEXT:    bx lr
2537 entry:
2538   %c = fcmp uno <8 x half> %src, %src2
2539   %s = select <8 x i1> %c, <8 x half> %a, <8 x half> %b
2540   ret <8 x half> %s