[llvm-readelf/llvm-objdump] - Improve/refactor the implementation of SHT_LLVM_ADDRSIG...
[llvm-complete.git] / test / CodeGen / Hexagon / swp-order1.ll
blobd7a5b229c80d280653fe266282ca7af74c157bbc
1 ; RUN: llc -O2 -march=hexagon < %s
2 ; REQUIRES: asserts
4 %0 = type { [2 x [8 x [16 x i8]]], [4 x [16 x %1*]] }
5 %1 = type { i32, i32, i8, i8, %2, %6* }
6 %2 = type { i32, i32, %3*, i8, i16, i16, i8 }
7 %3 = type { i16, i16, %4, i16, i8, i16, %5, i32 }
8 %4 = type { i32 }
9 %5 = type { i16, i16 }
10 %6 = type { %7* }
11 %7 = type { [16 x i16], [16 x i16] }
13 ; Function Attrs: norecurse nounwind
14 define void @f0(%0* nocapture %a0) #0 {
15 b0:
16   br label %b1
18 b1:                                               ; preds = %b1, %b0
19   %v0 = phi i32 [ 0, %b0 ], [ %v6, %b1 ]
20   %v1 = getelementptr inbounds %0, %0* %a0, i32 0, i32 1, i32 3, i32 %v0
21   %v2 = bitcast %1** %v1 to i32*
22   %v3 = load i32, i32* %v2, align 4
23   store i32 %v3, i32* undef, align 4
24   %v4 = getelementptr inbounds %0, %0* %a0, i32 0, i32 1, i32 0, i32 %v0
25   %v5 = bitcast %1** %v4 to i32*
26   store i32 %v3, i32* %v5, align 4
27   %v6 = add nuw nsw i32 %v0, 1
28   %v7 = icmp eq i32 %v6, 16
29   br i1 %v7, label %b2, label %b1
31 b2:                                               ; preds = %b1
32   ret void
35 attributes #0 = { norecurse nounwind "target-cpu"="hexagonv60" "target-features"="+hvx,+hvx-length64b" }