[ARM] Split large truncating MVE stores
[llvm-complete.git] / test / CodeGen / NVPTX / vector-call.ll
blobd1ec8d25a107d0da830971915b8034440db80c86
1 ; RUN: llc < %s -march=nvptx -mcpu=sm_20 -verify-machineinstrs | FileCheck %s\r
2 \r
3 target triple = "nvptx-unknown-cuda"\r
4 \r
5 declare void @bar(<4 x i32>)\r
6 \r
7 ; CHECK-LABEL: .func foo(\r
8 ; CHECK-DAG: ld.param.v4.u32 {[[E0:%r[0-9]+]], [[E1:%r[0-9]+]], [[E2:%r[0-9]+]], [[E3:%r[0-9]+]]}, [foo_param_0];\r
9 ; CHECK: .param .align 16 .b8 param0[16];\r
10 ; CHECK-DAG: st.param.v4.b32  [param0+0],  {[[E0]], [[E1]], [[E2]], [[E3]]};\r
11 ; CHECK:     call.uni\r
12 ; CHECK:     ret;\r
13 define void @foo(<4 x i32> %a) {\r
14   tail call void @bar(<4 x i32> %a)\r
15   ret void\r
16 }\r
18 ; CHECK-LABEL: .func foo3(\r
19 ; CHECK-DAG: ld.param.v2.u32 {[[E0:%r[0-9]+]], [[E1:%r[0-9]+]]}, [foo3_param_0];\r
20 ; CHECK-DAG: ld.param.u32 [[E2:%r[0-9]+]], [foo3_param_0+8];\r
21 ; CHECK: .param .align 16 .b8 param0[16];\r
22 ; CHECK-DAG: st.param.v2.b32  [param0+0],  {[[E0]], [[E1]]};\r
23 ; CHECK-DAG: st.param.b32     [param0+8],  [[E2]];\r
24 ; CHECK:     call.uni\r
25 ; CHECK:     ret;\r
26 declare void @bar3(<3 x i32>)\r
27 define void @foo3(<3 x i32> %a) {\r
28   tail call void @bar3(<3 x i32> %a)\r
29   ret void\r
30 }\r