[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / MIR / AArch64 / 
tree7f488965c0b93fc6d1f1a9ce7f37e90ed8216edf
drwxr-xr-x   ..
-rw-r--r-- 1207 addrspace-memoperands.mir
-rw-r--r-- 1254 atomic-memoperands.mir
-rw-r--r-- 1724 cfi.mir
-rw-r--r-- 247 empty-MF.mir
-rw-r--r-- 534 expected-target-flag-name.mir
-rw-r--r-- 500 generic-virtual-registers-error.mir
-rw-r--r-- 552 generic-virtual-registers-with-regbank-error.mir
-rw-r--r-- 399 intrinsics.mir
-rw-r--r-- 535 invalid-target-flag-name.mir
-rw-r--r-- 418 invalid-target-memoperands.mir
-rw-r--r-- 236 lit.local.cfg
-rw-r--r-- 2364 mirCanonCopyCopyProp.mir
-rw-r--r-- 5012 mirCanonIdempotent.mir
-rw-r--r-- 3165 mirnamer.mir
-rw-r--r-- 842 multiple-lhs-operands.mir
-rw-r--r-- 597 namedvregs.mir
-rw-r--r-- 324 parse-low-level-type-invalid0.mir
-rw-r--r-- 353 parse-low-level-type-invalid1.mir
-rw-r--r-- 407 parse-low-level-type-invalid10.mir
-rw-r--r-- 361 parse-low-level-type-invalid2.mir
-rw-r--r-- 368 parse-low-level-type-invalid3.mir
-rw-r--r-- 273 parse-low-level-type-invalid4.mir
-rw-r--r-- 296 parse-low-level-type-invalid5.mir
-rw-r--r-- 304 parse-low-level-type-invalid6.mir
-rw-r--r-- 300 parse-low-level-type-invalid7.mir
-rw-r--r-- 329 parse-low-level-type-invalid8.mir
-rw-r--r-- 338 parse-low-level-type-invalid9.mir
-rw-r--r-- 492 parse-shufflemask-invalid0.mir
-rw-r--r-- 477 parse-shufflemask-invalid1.mir
-rw-r--r-- 464 parse-shufflemask-invalid2.mir
-rw-r--r-- 450 parse-shufflemask-invalid3.mir
-rw-r--r-- 4262 parse-shufflemask.mir
-rw-r--r-- 1032 print-parse-overloaded-intrinsics.mir
-rw-r--r-- 362 print-parse-vector-of-pointers-llt.mir
-rw-r--r-- 2322 print-parse-verify-failedISel-property.mir
-rw-r--r-- 512 register-operand-bank.mir
-rw-r--r-- 1347 return-address-signing.mir
-rw-r--r-- 1337 stack-object-local-offset.mir
-rw-r--r-- 838 swp.mir
-rw-r--r-- 1489 target-flags.mir
-rw-r--r-- 1076 target-memoperands.mir