[ARM] Better OR's for MVE compares
[llvm-core.git] / test / MachineVerifier / test_g_sextload.mir
blobee822ea1104b2262cb7cc9772fd855e5ec72f98a
1 # RUN: not llc -o - -march=arm64 -global-isel -run-pass=none -verify-machineinstrs %s 2>&1 | FileCheck %s
2 # REQUIRES: global-isel, aarch64-registered-target
4 ---
5 name:            test_sextload
6 legalized:       true
7 regBankSelected: false
8 selected:        false
9 tracksRegLiveness: true
10 liveins:
11 body:             |
12   bb.0:
14     ; CHECK: Bad machine code: Generic memory instruction must access a pointer
15     %0:_(s64) = G_CONSTANT i32 0
16     %1:_(s32) = G_SEXTLOAD %0 :: (load 1)
18     ; CHECK: *** Bad machine code: Generic instruction accessing memory must have one mem operand ***
19     %2:_(p0) = G_IMPLICIT_DEF
20     %3:_(s64) = G_SEXTLOAD %2
22     ; CHECK: Bad machine code: Generic extload must have a narrower memory type
23     ; CHECK: Bad machine code: Generic extload must have a narrower memory type
25     %4:_(s64) = G_SEXTLOAD %2 :: (load 8)
26     %5:_(s64) = G_SEXTLOAD %2 :: (load 16)
28 ...