[ARM] Generate 8.1-m CSINC, CSNEG and CSINV instructions.
[llvm-core.git] / test / CodeGen / Thumb2 / float-intrinsics-float.ll
blobec81164b422b1ada86946a39488162d1f9dbd003
1 ; RUN: llc < %s -mtriple=thumbv7-none-eabi   -mcpu=cortex-m3                    | FileCheck %s -check-prefix=CHECK -check-prefix=SOFT -check-prefix=NONE
2 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-m4                    | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=SP -check-prefix=NO-VMLA
3 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-m33                   | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=SP -check-prefix=NO-VMLA
4 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-m7                    | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=DP -check-prefix=VFP  -check-prefix=FP-ARMv8  -check-prefix=VMLA
5 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-m7 -mattr=-fp64 | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=SP -check-prefix=FP-ARMv8 -check-prefix=VMLA
6 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-a7                    | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=DP -check-prefix=NEON -check-prefix=VFP4 -check-prefix=NO-VMLA
7 ; RUN: llc < %s -mtriple=thumbv7-none-eabihf -mcpu=cortex-a57                   | FileCheck %s -check-prefix=CHECK -check-prefix=HARD -check-prefix=DP -check-prefix=NEON -check-prefix=FP-ARMv8 -check-prefix=VMLA
9 declare float     @llvm.sqrt.f32(float %Val)
10 define float @sqrt_f(float %a) {
11 ; CHECK-LABEL: sqrt_f:
12 ; SOFT: bl sqrtf
13 ; HARD: vsqrt.f32 s0, s0
14   %1 = call float @llvm.sqrt.f32(float %a)
15   ret float %1
18 declare float     @llvm.powi.f32(float %Val, i32 %power)
19 define float @powi_f(float %a, i32 %b) {
20 ; CHECK-LABEL: powi_f:
21 ; SOFT: bl __powisf2
22 ; HARD: b __powisf2
23   %1 = call float @llvm.powi.f32(float %a, i32 %b)
24   ret float %1
27 declare float     @llvm.sin.f32(float %Val)
28 define float @sin_f(float %a) {
29 ; CHECK-LABEL: sin_f:
30 ; SOFT: bl sinf
31 ; HARD: b sinf
32   %1 = call float @llvm.sin.f32(float %a)
33   ret float %1
36 declare float     @llvm.cos.f32(float %Val)
37 define float @cos_f(float %a) {
38 ; CHECK-LABEL: cos_f:
39 ; SOFT: bl cosf
40 ; HARD: b cosf
41   %1 = call float @llvm.cos.f32(float %a)
42   ret float %1
45 declare float     @llvm.pow.f32(float %Val, float %power)
46 define float @pow_f(float %a, float %b) {
47 ; CHECK-LABEL: pow_f:
48 ; SOFT: bl powf
49 ; HARD: b powf
50   %1 = call float @llvm.pow.f32(float %a, float %b)
51   ret float %1
54 declare float     @llvm.exp.f32(float %Val)
55 define float @exp_f(float %a) {
56 ; CHECK-LABEL: exp_f:
57 ; SOFT: bl expf
58 ; HARD: b expf
59   %1 = call float @llvm.exp.f32(float %a)
60   ret float %1
63 declare float     @llvm.exp2.f32(float %Val)
64 define float @exp2_f(float %a) {
65 ; CHECK-LABEL: exp2_f:
66 ; SOFT: bl exp2f
67 ; HARD: b exp2f
68   %1 = call float @llvm.exp2.f32(float %a)
69   ret float %1
72 declare float     @llvm.log.f32(float %Val)
73 define float @log_f(float %a) {
74 ; CHECK-LABEL: log_f:
75 ; SOFT: bl logf
76 ; HARD: b logf
77   %1 = call float @llvm.log.f32(float %a)
78   ret float %1
81 declare float     @llvm.log10.f32(float %Val)
82 define float @log10_f(float %a) {
83 ; CHECK-LABEL: log10_f:
84 ; SOFT: bl log10f
85 ; HARD: b log10f
86   %1 = call float @llvm.log10.f32(float %a)
87   ret float %1
90 declare float     @llvm.log2.f32(float %Val)
91 define float @log2_f(float %a) {
92 ; CHECK-LABEL: log2_f:
93 ; SOFT: bl log2f
94 ; HARD: b log2f
95   %1 = call float @llvm.log2.f32(float %a)
96   ret float %1
99 declare float     @llvm.fma.f32(float %a, float %b, float %c)
100 define float @fma_f(float %a, float %b, float %c) {
101 ; CHECK-LABEL: fma_f:
102 ; SOFT: bl fmaf
103 ; HARD: vfma.f32
104   %1 = call float @llvm.fma.f32(float %a, float %b, float %c)
105   ret float %1
108 declare float     @llvm.fabs.f32(float %Val)
109 define float @abs_f(float %a) {
110 ; CHECK-LABEL: abs_f:
111 ; SOFT: bic r0, r0, #-2147483648
112 ; HARD: vabs.f32
113   %1 = call float @llvm.fabs.f32(float %a)
114   ret float %1
117 declare float     @llvm.copysign.f32(float  %Mag, float  %Sgn)
118 define float @copysign_f(float %a, float %b) {
119 ; CHECK-LABEL: copysign_f:
120 ; NONE: lsrs [[REG:r[0-9]+]], r{{[0-9]+}}, #31
121 ; NONE: bfi r{{[0-9]+}}, [[REG]], #31, #1
122 ; SP: lsrs [[REG:r[0-9]+]], r{{[0-9]+}}, #31
123 ; SP: bfi r{{[0-9]+}}, [[REG]], #31, #1
124 ; VFP: lsrs [[REG:r[0-9]+]], r{{[0-9]+}}, #31
125 ; VFP: bfi r{{[0-9]+}}, [[REG]], #31, #1
126 ; NEON: vmov.i32 [[REG:d[0-9]+]], #0x80000000
127 ; NEON: vbsl [[REG]], d
128   %1 = call float @llvm.copysign.f32(float %a, float %b)
129   ret float %1
132 declare float     @llvm.floor.f32(float %Val)
133 define float @floor_f(float %a) {
134 ; CHECK-LABEL: floor_f:
135 ; SOFT: bl floorf
136 ; VFP4: b floorf
137 ; FP-ARMv8: vrintm.f32
138   %1 = call float @llvm.floor.f32(float %a)
139   ret float %1
142 declare float     @llvm.ceil.f32(float %Val)
143 define float @ceil_f(float %a) {
144 ; CHECK-LABEL: ceil_f:
145 ; SOFT: bl ceilf
146 ; VFP4: b ceilf
147 ; FP-ARMv8: vrintp.f32
148   %1 = call float @llvm.ceil.f32(float %a)
149   ret float %1
152 declare float     @llvm.trunc.f32(float %Val)
153 define float @trunc_f(float %a) {
154 ; CHECK-LABEL: trunc_f:
155 ; SOFT: bl truncf
156 ; VFP4: b truncf
157 ; FP-ARMv8: vrintz.f32
158   %1 = call float @llvm.trunc.f32(float %a)
159   ret float %1
162 declare float     @llvm.rint.f32(float %Val)
163 define float @rint_f(float %a) {
164 ; CHECK-LABEL: rint_f:
165 ; SOFT: bl rintf
166 ; VFP4: b rintf
167 ; FP-ARMv8: vrintx.f32
168   %1 = call float @llvm.rint.f32(float %a)
169   ret float %1
172 declare float     @llvm.nearbyint.f32(float %Val)
173 define float @nearbyint_f(float %a) {
174 ; CHECK-LABEL: nearbyint_f:
175 ; SOFT: bl nearbyintf
176 ; VFP4: b nearbyintf
177 ; FP-ARMv8: vrintr.f32
178   %1 = call float @llvm.nearbyint.f32(float %a)
179   ret float %1
182 declare float     @llvm.round.f32(float %Val)
183 define float @round_f(float %a) {
184 ; CHECK-LABEL: round_f:
185 ; SOFT: bl roundf
186 ; VFP4: b roundf
187 ; FP-ARMv8: vrinta.f32
188   %1 = call float @llvm.round.f32(float %a)
189   ret float %1
192 declare float     @llvm.fmuladd.f32(float %a, float %b, float %c)
193 define float @fmuladd_f(float %a, float %b, float %c) {
194 ; CHECK-LABEL: fmuladd_f:
195 ; SOFT: bl __aeabi_fmul
196 ; SOFT: bl __aeabi_fadd
197 ; VMLA: vmla.f32
198 ; NO-VMLA: vmul.f32
199 ; NO-VMLA: vadd.f32
200   %1 = call float @llvm.fmuladd.f32(float %a, float %b, float %c)
201   ret float %1
204 declare i16 @llvm.convert.to.fp16.f32(float %a)
205 define i16 @f_to_h(float %a) {
206 ; CHECK-LABEL: f_to_h:
207 ; SOFT: bl __aeabi_f2h
208 ; HARD: vcvt{{[bt]}}.f16.f32
209   %1 = call i16 @llvm.convert.to.fp16.f32(float %a)
210   ret i16 %1
213 declare float @llvm.convert.from.fp16.f32(i16 %a)
214 define float @h_to_f(i16 %a) {
215 ; CHECK-LABEL: h_to_f:
216 ; SOFT: bl __aeabi_h2f
217 ; HARD: vcvt{{[bt]}}.f32.f16
218   %1 = call float @llvm.convert.from.fp16.f32(i16 %a)
219   ret float %1