[ARM] Generate 8.1-m CSINC, CSNEG and CSINV instructions.
[llvm-core.git] / test / CodeGen / Thumb2 / thumb2-add5.ll
blobf60e0be7876f272ab5d68b6d1efaa1414545e299
1 ; RUN: llc -mtriple=thumb-eabi -mcpu=arm1156t2-s -mattr=+thumb2 %s -o - | FileCheck %s
3 define i32 @f1(i32 %a, i32 %b) {
4 ; CHECK-LABEL: f1:
5 ; CHECK: add r0, r1
6     %tmp = add i32 %a, %b
7     ret i32 %tmp
10 define i32 @f2(i32 %a, i32 %b) {
11 ; CHECK-LABEL: f2:
12 ; CHECK: add.w r0, r0, r1, lsl #5
13     %tmp = shl i32 %b, 5
14     %tmp1 = add i32 %a, %tmp
15     ret i32 %tmp1
18 define i32 @f3(i32 %a, i32 %b) {
19 ; CHECK-LABEL: f3:
20 ; CHECK: add.w r0, r0, r1, lsr #6
21     %tmp = lshr i32 %b, 6
22     %tmp1 = add i32 %a, %tmp
23     ret i32 %tmp1
26 define i32 @f4(i32 %a, i32 %b) {
27 ; CHECK-LABEL: f4:
28 ; CHECK: add.w r0, r0, r1, asr #7
29     %tmp = ashr i32 %b, 7
30     %tmp1 = add i32 %a, %tmp
31     ret i32 %tmp1
34 define i32 @f5(i32 %a, i32 %b) {
35 ; CHECK-LABEL: f5:
36 ; CHECK: add.w r0, r0, r0, ror #8
37     %l8 = shl i32 %a, 24
38     %r8 = lshr i32 %a, 8
39     %tmp = or i32 %l8, %r8
40     %tmp1 = add i32 %a, %tmp
41     ret i32 %tmp1