[ARM] Generate 8.1-m CSINC, CSNEG and CSINV instructions.
[llvm-core.git] / test / CodeGen / Thumb2 / thumb2-select_xform.ll
blobb667b53885c4e0ff459c19242413e729cf5a0233
1 ; RUN: llc -mtriple=thumb-eabi -mcpu=arm1156t2-s -mattr=+thumb2 %s -o - | FileCheck %s
3 define i32 @t1(i32 %a, i32 %b, i32 %c) nounwind {
4 ; CHECK: t1
5 ; CHECK: mov r0, r1
6 ; CHECK: mvn r1, #-2147483648
7 ; CHECK: cmp r2, #10
8 ; CHECK: it  le
9 ; CHECK: addle r0, r1
10         %tmp1 = icmp sgt i32 %c, 10
11         %tmp2 = select i1 %tmp1, i32 0, i32 2147483647
12         %tmp3 = add i32 %tmp2, %b
13         ret i32 %tmp3
16 define i32 @t2(i32 %a, i32 %b, i32 %c) nounwind {
17 ; CHECK: t2
18 ; CHECK: mov r0, r1
19 ; CHECK: cmp r2, #10
20 ; CHECK: it  le
21 ; CHECK: addle.w r0, r0, #-2147483648
23         %tmp1 = icmp sgt i32 %c, 10
24         %tmp2 = select i1 %tmp1, i32 0, i32 2147483648
25         %tmp3 = add i32 %tmp2, %b
26         ret i32 %tmp3
29 define i32 @t3(i32 %a, i32 %b, i32 %c, i32 %d) nounwind {
30 ; CHECK: t3
31 ; CHECK: mov r0, r1
32 ; CHECK: cmp r2, #10
33 ; CHECK: it  le
34 ; CHECK: suble r0, #10
35         %tmp1 = icmp sgt i32 %c, 10
36         %tmp2 = select i1 %tmp1, i32 0, i32 10
37         %tmp3 = sub i32 %b, %tmp2
38         ret i32 %tmp3