[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / AArch64 / O0-pipeline.ll
blob20214fb83f4e15141c4f635608286b2190060812
1 ; RUN: llc -mtriple=arm64-- -O0 -debug-pass=Structure < %s -o /dev/null 2>&1 | grep -v "Verify generated machine code" | FileCheck %s
3 ; REQUIRES: asserts
5 ; CHECK-LABEL: Pass Arguments:
6 ; CHECK-NEXT: Target Library Information
7 ; CHECK-NEXT: Target Pass Configuration
8 ; CHECK-NEXT: Machine Module Information
9 ; CHECK-NEXT: Target Transform Information
10 ; CHECK-NEXT: Type-Based Alias Analysis
11 ; CHECK-NEXT: Scoped NoAlias Alias Analysis
12 ; CHECK-NEXT: Assumption Cache Tracker
13 ; CHECK-NEXT: Create Garbage Collector Module Metadata
14 ; CHECK-NEXT: Machine Branch Probability Analysis
15 ; CHECK-NEXT:   ModulePass Manager
16 ; CHECK-NEXT:     Pre-ISel Intrinsic Lowering
17 ; CHECK-NEXT:     FunctionPass Manager
18 ; CHECK-NEXT:       Expand Atomic instructions
19 ; CHECK-NEXT:       Dominator Tree Construction
20 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
21 ; CHECK-NEXT:       Module Verifier
22 ; CHECK-NEXT:       Lower Garbage Collection Instructions
23 ; CHECK-NEXT:       Shadow Stack GC Lowering
24 ; CHECK-NEXT:       Lower constant intrinsics
25 ; CHECK-NEXT:       Remove unreachable blocks from the CFG
26 ; CHECK-NEXT:       Instrument function entry/exit with calls to e.g. mcount() (post inlining)
27 ; CHECK-NEXT:       Scalarize Masked Memory Intrinsics
28 ; CHECK-NEXT:       Expand reduction intrinsics
29 ; CHECK-NEXT:       AArch64 Stack Tagging
30 ; CHECK-NEXT:     Rewrite Symbols
31 ; CHECK-NEXT:     FunctionPass Manager
32 ; CHECK-NEXT:       Dominator Tree Construction
33 ; CHECK-NEXT:       Exception handling preparation
34 ; CHECK-NEXT:       Safe Stack instrumentation pass
35 ; CHECK-NEXT:       Insert stack protectors
36 ; CHECK-NEXT:       Module Verifier
37 ; CHECK-NEXT:       Analysis containing CSE Info
38 ; CHECK-NEXT:       IRTranslator
39 ; CHECK-NEXT:       Analysis for ComputingKnownBits
40 ; CHECK-NEXT:       AArch64PreLegalizerCombiner
41 ; CHECK-NEXT:       Analysis containing CSE Info
42 ; CHECK-NEXT:       Legalizer
43 ; CHECK-NEXT:       RegBankSelect
44 ; CHECK-NEXT:       Localizer
45 ; CHECK-NEXT:       Analysis for ComputingKnownBits
46 ; CHECK-NEXT:       InstructionSelect
47 ; CHECK-NEXT:       ResetMachineFunction
48 ; CHECK-NEXT:       AArch64 Instruction Selection
49 ; CHECK-NEXT:       Finalize ISel and expand pseudo-instructions
50 ; CHECK-NEXT:       Local Stack Slot Allocation
51 ; CHECK-NEXT:       Eliminate PHI nodes for register allocation
52 ; CHECK-NEXT:       Two-Address instruction pass
53 ; CHECK-NEXT:       Fast Register Allocator
54 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
55 ; CHECK-NEXT:       Machine Optimization Remark Emitter
56 ; CHECK-NEXT:       Prologue/Epilogue Insertion & Frame Finalization
57 ; CHECK-NEXT:       Post-RA pseudo instruction expansion pass
58 ; CHECK-NEXT:       AArch64 pseudo instruction expansion pass
59 ; CHECK-NEXT:       AArch64 speculation hardening pass
60 ; CHECK-NEXT:       Analyze Machine Code For Garbage Collection
61 ; CHECK-NEXT:       Branch relaxation pass
62 ; CHECK-NEXT:       AArch64 Branch Targets
63 ; CHECK-NEXT:       Contiguously Lay Out Funclets
64 ; CHECK-NEXT:       StackMap Liveness Analysis
65 ; CHECK-NEXT:       Live DEBUG_VALUE analysis
66 ; CHECK-NEXT:       Insert fentry calls
67 ; CHECK-NEXT:       Insert XRay ops
68 ; CHECK-NEXT:       Implement the 'patchable-function' attribute
69 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
70 ; CHECK-NEXT:       Machine Optimization Remark Emitter
71 ; CHECK-NEXT:       AArch64 Assembly Printer
72 ; CHECK-NEXT:       Free MachineFunction
74 define void @f() {
75   ret void