[InstCombine] Signed saturation patterns
[llvm-core.git] / test / CodeGen / AArch64 / O3-pipeline.ll
blobf483d631167c08b54f4de5a7188d489e485774ad
1 ; RUN: llc -mtriple=arm64-- -O3 -debug-pass=Structure < %s -o /dev/null 2>&1 | grep -v "Verify generated machine code" | FileCheck %s
3 ; REQUIRES: asserts
5 ; CHECK-LABEL: Pass Arguments:
6 ; CHECK-NEXT: Target Library Information
7 ; CHECK-NEXT: Target Pass Configuration
8 ; CHECK-NEXT: Machine Module Information
9 ; CHECK-NEXT: Target Transform Information
10 ; CHECK-NEXT: Assumption Cache Tracker
11 ; CHECK-NEXT: Type-Based Alias Analysis
12 ; CHECK-NEXT: Scoped NoAlias Alias Analysis
13 ; CHECK-NEXT: Create Garbage Collector Module Metadata
14 ; CHECK-NEXT: Profile summary info
15 ; CHECK-NEXT: Machine Branch Probability Analysis
16 ; CHECK-NEXT:   ModulePass Manager
17 ; CHECK-NEXT:     Pre-ISel Intrinsic Lowering
18 ; CHECK-NEXT:     FunctionPass Manager
19 ; CHECK-NEXT:       Expand Atomic instructions
20 ; CHECK-NEXT:       Simplify the CFG
21 ; CHECK-NEXT:       Dominator Tree Construction
22 ; CHECK-NEXT:       Natural Loop Information
23 ; CHECK-NEXT:       Lazy Branch Probability Analysis
24 ; CHECK-NEXT:       Lazy Block Frequency Analysis
25 ; CHECK-NEXT:       Optimization Remark Emitter
26 ; CHECK-NEXT:       Scalar Evolution Analysis
27 ; CHECK-NEXT:       Loop Data Prefetch
28 ; CHECK-NEXT:       Falkor HW Prefetch Fix
29 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
30 ; CHECK-NEXT:       Module Verifier
31 ; CHECK-NEXT:       Canonicalize natural loops
32 ; CHECK-NEXT:       Loop Pass Manager
33 ; CHECK-NEXT:         Induction Variable Users
34 ; CHECK-NEXT:         Loop Strength Reduction
35 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
36 ; CHECK-NEXT:         Function Alias Analysis Results
37 ; CHECK-NEXT:       Merge contiguous icmps into a memcmp
38 ; CHECK-NEXT:       Expand memcmp() to load/stores
39 ; CHECK-NEXT:       Lower Garbage Collection Instructions
40 ; CHECK-NEXT:       Shadow Stack GC Lowering
41 ; CHECK-NEXT:       Lower constant intrinsics
42 ; CHECK-NEXT:       Remove unreachable blocks from the CFG
43 ; CHECK-NEXT:       Dominator Tree Construction
44 ; CHECK-NEXT:       Natural Loop Information
45 ; CHECK-NEXT:       Branch Probability Analysis
46 ; CHECK-NEXT:       Block Frequency Analysis
47 ; CHECK-NEXT:       Constant Hoisting
48 ; CHECK-NEXT:       Partially inline calls to library functions
49 ; CHECK-NEXT:       Instrument function entry/exit with calls to e.g. mcount() (post inlining)
50 ; CHECK-NEXT:       Scalarize Masked Memory Intrinsics
51 ; CHECK-NEXT:       Expand reduction intrinsics
52 ; CHECK-NEXT:       Dominator Tree Construction
53 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
54 ; CHECK-NEXT:       Function Alias Analysis Results
55 ; CHECK-NEXT:       Memory SSA
56 ; CHECK-NEXT:       Interleaved Load Combine Pass
57 ; CHECK-NEXT:       Dominator Tree Construction
58 ; CHECK-NEXT:       Interleaved Access Pass
59 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
60 ; CHECK-NEXT:       Function Alias Analysis Results
61 ; CHECK-NEXT:       AArch64 Stack Tagging
62 ; CHECK-NEXT:       Natural Loop Information
63 ; CHECK-NEXT:       CodeGen Prepare
64 ; CHECK-NEXT:     Rewrite Symbols
65 ; CHECK-NEXT:     FunctionPass Manager
66 ; CHECK-NEXT:       Dominator Tree Construction
67 ; CHECK-NEXT:       Exception handling preparation
68 ; CHECK-NEXT:     AArch64 Promote Constant
69 ; CHECK-NEXT:       Unnamed pass: implement Pass::getPassName()
70 ; CHECK-NEXT:     FunctionPass Manager
71 ; CHECK-NEXT:       Merge internal globals
72 ; CHECK-NEXT:       Safe Stack instrumentation pass
73 ; CHECK-NEXT:       Insert stack protectors
74 ; CHECK-NEXT:       Module Verifier
75 ; CHECK-NEXT:       Dominator Tree Construction
76 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
77 ; CHECK-NEXT:       Function Alias Analysis Results
78 ; CHECK-NEXT:       Natural Loop Information
79 ; CHECK-NEXT:       Branch Probability Analysis
80 ; CHECK-NEXT:       AArch64 Instruction Selection
81 ; CHECK-NEXT:       MachineDominator Tree Construction
82 ; CHECK-NEXT:       AArch64 Local Dynamic TLS Access Clean-up
83 ; CHECK-NEXT:       Finalize ISel and expand pseudo-instructions
84 ; CHECK-NEXT:       Early Tail Duplication
85 ; CHECK-NEXT:       Optimize machine instruction PHIs
86 ; CHECK-NEXT:       Slot index numbering
87 ; CHECK-NEXT:       Merge disjoint stack slots
88 ; CHECK-NEXT:       Local Stack Slot Allocation
89 ; CHECK-NEXT:       Remove dead machine instructions
90 ; CHECK-NEXT:       MachineDominator Tree Construction
91 ; CHECK-NEXT:       AArch64 Condition Optimizer
92 ; CHECK-NEXT:       Machine Natural Loop Construction
93 ; CHECK-NEXT:       Machine Trace Metrics
94 ; CHECK-NEXT:       AArch64 Conditional Compares
95 ; CHECK-NEXT:       Machine InstCombiner
96 ; CHECK-NEXT:       AArch64 Conditional Branch Tuning
97 ; CHECK-NEXT:       Machine Trace Metrics
98 ; CHECK-NEXT:       Early If-Conversion
99 ; CHECK-NEXT:       AArch64 Store Pair Suppression
100 ; CHECK-NEXT:       AArch64 SIMD instructions optimization pass
101 ; CHECK-NEXT:       AArch64 Stack Tagging PreRA
102 ; CHECK-NEXT:       MachineDominator Tree Construction
103 ; CHECK-NEXT:       Machine Natural Loop Construction
104 ; CHECK-NEXT:       Early Machine Loop Invariant Code Motion
105 ; CHECK-NEXT:       MachineDominator Tree Construction
106 ; CHECK-NEXT:       Machine Block Frequency Analysis
107 ; CHECK-NEXT:       Machine Common Subexpression Elimination
108 ; CHECK-NEXT:       MachinePostDominator Tree Construction
109 ; CHECK-NEXT:       Machine code sinking
110 ; CHECK-NEXT:       Peephole Optimizations
111 ; CHECK-NEXT:       Remove dead machine instructions
112 ; CHECK-NEXT:       AArch64 Dead register definitions
113 ; CHECK-NEXT:       Detect Dead Lanes
114 ; CHECK-NEXT:       Process Implicit Definitions
115 ; CHECK-NEXT:       Remove unreachable machine basic blocks
116 ; CHECK-NEXT:       Live Variable Analysis
117 ; CHECK-NEXT:       Eliminate PHI nodes for register allocation
118 ; CHECK-NEXT:       Two-Address instruction pass
119 ; CHECK-NEXT:       MachineDominator Tree Construction
120 ; CHECK-NEXT:       Slot index numbering
121 ; CHECK-NEXT:       Live Interval Analysis
122 ; CHECK-NEXT:       Simple Register Coalescing
123 ; CHECK-NEXT:       Rename Disconnected Subregister Components
124 ; CHECK-NEXT:       Machine Instruction Scheduler
125 ; CHECK-NEXT:       Machine Block Frequency Analysis
126 ; CHECK-NEXT:       Debug Variable Analysis
127 ; CHECK-NEXT:       Live Stack Slot Analysis
128 ; CHECK-NEXT:       Virtual Register Map
129 ; CHECK-NEXT:       Live Register Matrix
130 ; CHECK-NEXT:       Bundle Machine CFG Edges
131 ; CHECK-NEXT:       Spill Code Placement Analysis
132 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
133 ; CHECK-NEXT:       Machine Optimization Remark Emitter
134 ; CHECK-NEXT:       Greedy Register Allocator
135 ; CHECK-NEXT:       Virtual Register Rewriter
136 ; CHECK-NEXT:       Stack Slot Coloring
137 ; CHECK-NEXT:       Machine Copy Propagation Pass
138 ; CHECK-NEXT:       Machine Loop Invariant Code Motion
139 ; CHECK-NEXT:       AArch64 Redundant Copy Elimination
140 ; CHECK-NEXT:       A57 FP Anti-dependency breaker
141 ; CHECK-NEXT:       PostRA Machine Sink
142 ; CHECK-NEXT:       MachineDominator Tree Construction
143 ; CHECK-NEXT:       Machine Natural Loop Construction
144 ; CHECK-NEXT:       Machine Block Frequency Analysis
145 ; CHECK-NEXT:       MachinePostDominator Tree Construction
146 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
147 ; CHECK-NEXT:       Machine Optimization Remark Emitter
148 ; CHECK-NEXT:       Shrink Wrapping analysis
149 ; CHECK-NEXT:       Prologue/Epilogue Insertion & Frame Finalization
150 ; CHECK-NEXT:       Control Flow Optimizer
151 ; CHECK-NEXT:       Tail Duplication
152 ; CHECK-NEXT:       Machine Copy Propagation Pass
153 ; CHECK-NEXT:       Post-RA pseudo instruction expansion pass
154 ; CHECK-NEXT:       AArch64 pseudo instruction expansion pass
155 ; CHECK-NEXT:       AArch64 load / store optimization pass
156 ; CHECK-NEXT:       AArch64 speculation hardening pass
157 ; CHECK-NEXT:       MachineDominator Tree Construction
158 ; CHECK-NEXT:       Machine Natural Loop Construction
159 ; CHECK-NEXT:       Falkor HW Prefetch Fix Late Phase
160 ; CHECK-NEXT:       PostRA Machine Instruction Scheduler
161 ; CHECK-NEXT:       Analyze Machine Code For Garbage Collection
162 ; CHECK-NEXT:       Machine Block Frequency Analysis
163 ; CHECK-NEXT:       MachinePostDominator Tree Construction
164 ; CHECK-NEXT:       Branch Probability Basic Block Placement
165 ; CHECK-NEXT:       AArch64 load / store optimization pass
166 ; CHECK-NEXT:       Branch relaxation pass
167 ; CHECK-NEXT:       AArch64 Branch Targets
168 ; CHECK-NEXT:       AArch64 Compress Jump Tables
169 ; CHECK-NEXT:       Contiguously Lay Out Funclets
170 ; CHECK-NEXT:       StackMap Liveness Analysis
171 ; CHECK-NEXT:       Live DEBUG_VALUE analysis
172 ; CHECK-NEXT:       Insert fentry calls
173 ; CHECK-NEXT:       Insert XRay ops
174 ; CHECK-NEXT:       Implement the 'patchable-function' attribute
175 ; CHECK-NEXT:     Machine Outliner
176 ; CHECK-NEXT:     FunctionPass Manager
177 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
178 ; CHECK-NEXT:       Machine Optimization Remark Emitter
179 ; CHECK-NEXT:       AArch64 Assembly Printer
180 ; CHECK-NEXT:       Free MachineFunction
181 ; CHECK-NEXT: Pass Arguments:  -domtree
182 ; CHECK-NEXT:   FunctionPass Manager
183 ; CHECK-NEXT:     Dominator Tree Construction
185 define void @f() {
186   ret void