1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s
4 declare <8 x i32> @llvm.loongarch.lasx.xvftintrne.w.s(<8 x float>)
6 define <8 x i32> @lasx_xvftintrne_w_s(<8 x float> %va) nounwind {
7 ; CHECK-LABEL: lasx_xvftintrne_w_s:
8 ; CHECK: # %bb.0: # %entry
9 ; CHECK-NEXT: xvftintrne.w.s $xr0, $xr0
12 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrne.w.s(<8 x float> %va)
16 declare <4 x i64> @llvm.loongarch.lasx.xvftintrne.l.d(<4 x double>)
18 define <4 x i64> @lasx_xvftintrne_l_d(<4 x double> %va) nounwind {
19 ; CHECK-LABEL: lasx_xvftintrne_l_d:
20 ; CHECK: # %bb.0: # %entry
21 ; CHECK-NEXT: xvftintrne.l.d $xr0, $xr0
24 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrne.l.d(<4 x double> %va)
28 declare <8 x i32> @llvm.loongarch.lasx.xvftintrz.w.s(<8 x float>)
30 define <8 x i32> @lasx_xvftintrz_w_s(<8 x float> %va) nounwind {
31 ; CHECK-LABEL: lasx_xvftintrz_w_s:
32 ; CHECK: # %bb.0: # %entry
33 ; CHECK-NEXT: xvftintrz.w.s $xr0, $xr0
36 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrz.w.s(<8 x float> %va)
40 declare <4 x i64> @llvm.loongarch.lasx.xvftintrz.l.d(<4 x double>)
42 define <4 x i64> @lasx_xvftintrz_l_d(<4 x double> %va) nounwind {
43 ; CHECK-LABEL: lasx_xvftintrz_l_d:
44 ; CHECK: # %bb.0: # %entry
45 ; CHECK-NEXT: xvftintrz.l.d $xr0, $xr0
48 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrz.l.d(<4 x double> %va)
52 declare <8 x i32> @llvm.loongarch.lasx.xvftintrp.w.s(<8 x float>)
54 define <8 x i32> @lasx_xvftintrp_w_s(<8 x float> %va) nounwind {
55 ; CHECK-LABEL: lasx_xvftintrp_w_s:
56 ; CHECK: # %bb.0: # %entry
57 ; CHECK-NEXT: xvftintrp.w.s $xr0, $xr0
60 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrp.w.s(<8 x float> %va)
64 declare <4 x i64> @llvm.loongarch.lasx.xvftintrp.l.d(<4 x double>)
66 define <4 x i64> @lasx_xvftintrp_l_d(<4 x double> %va) nounwind {
67 ; CHECK-LABEL: lasx_xvftintrp_l_d:
68 ; CHECK: # %bb.0: # %entry
69 ; CHECK-NEXT: xvftintrp.l.d $xr0, $xr0
72 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrp.l.d(<4 x double> %va)
76 declare <8 x i32> @llvm.loongarch.lasx.xvftintrm.w.s(<8 x float>)
78 define <8 x i32> @lasx_xvftintrm_w_s(<8 x float> %va) nounwind {
79 ; CHECK-LABEL: lasx_xvftintrm_w_s:
80 ; CHECK: # %bb.0: # %entry
81 ; CHECK-NEXT: xvftintrm.w.s $xr0, $xr0
84 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrm.w.s(<8 x float> %va)
88 declare <4 x i64> @llvm.loongarch.lasx.xvftintrm.l.d(<4 x double>)
90 define <4 x i64> @lasx_xvftintrm_l_d(<4 x double> %va) nounwind {
91 ; CHECK-LABEL: lasx_xvftintrm_l_d:
92 ; CHECK: # %bb.0: # %entry
93 ; CHECK-NEXT: xvftintrm.l.d $xr0, $xr0
96 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrm.l.d(<4 x double> %va)
100 declare <8 x i32> @llvm.loongarch.lasx.xvftint.w.s(<8 x float>)
102 define <8 x i32> @lasx_xvftint_w_s(<8 x float> %va) nounwind {
103 ; CHECK-LABEL: lasx_xvftint_w_s:
104 ; CHECK: # %bb.0: # %entry
105 ; CHECK-NEXT: xvftint.w.s $xr0, $xr0
108 %res = call <8 x i32> @llvm.loongarch.lasx.xvftint.w.s(<8 x float> %va)
112 declare <4 x i64> @llvm.loongarch.lasx.xvftint.l.d(<4 x double>)
114 define <4 x i64> @lasx_xvftint_l_d(<4 x double> %va) nounwind {
115 ; CHECK-LABEL: lasx_xvftint_l_d:
116 ; CHECK: # %bb.0: # %entry
117 ; CHECK-NEXT: xvftint.l.d $xr0, $xr0
120 %res = call <4 x i64> @llvm.loongarch.lasx.xvftint.l.d(<4 x double> %va)
124 declare <8 x i32> @llvm.loongarch.lasx.xvftintrz.wu.s(<8 x float>)
126 define <8 x i32> @lasx_xvftintrz_wu_s(<8 x float> %va) nounwind {
127 ; CHECK-LABEL: lasx_xvftintrz_wu_s:
128 ; CHECK: # %bb.0: # %entry
129 ; CHECK-NEXT: xvftintrz.wu.s $xr0, $xr0
132 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrz.wu.s(<8 x float> %va)
136 declare <4 x i64> @llvm.loongarch.lasx.xvftintrz.lu.d(<4 x double>)
138 define <4 x i64> @lasx_xvftintrz_lu_d(<4 x double> %va) nounwind {
139 ; CHECK-LABEL: lasx_xvftintrz_lu_d:
140 ; CHECK: # %bb.0: # %entry
141 ; CHECK-NEXT: xvftintrz.lu.d $xr0, $xr0
144 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrz.lu.d(<4 x double> %va)
148 declare <8 x i32> @llvm.loongarch.lasx.xvftint.wu.s(<8 x float>)
150 define <8 x i32> @lasx_xvftint_wu_s(<8 x float> %va) nounwind {
151 ; CHECK-LABEL: lasx_xvftint_wu_s:
152 ; CHECK: # %bb.0: # %entry
153 ; CHECK-NEXT: xvftint.wu.s $xr0, $xr0
156 %res = call <8 x i32> @llvm.loongarch.lasx.xvftint.wu.s(<8 x float> %va)
160 declare <4 x i64> @llvm.loongarch.lasx.xvftint.lu.d(<4 x double>)
162 define <4 x i64> @lasx_xvftint_lu_d(<4 x double> %va) nounwind {
163 ; CHECK-LABEL: lasx_xvftint_lu_d:
164 ; CHECK: # %bb.0: # %entry
165 ; CHECK-NEXT: xvftint.lu.d $xr0, $xr0
168 %res = call <4 x i64> @llvm.loongarch.lasx.xvftint.lu.d(<4 x double> %va)
172 declare <8 x i32> @llvm.loongarch.lasx.xvftintrne.w.d(<4 x double>, <4 x double>)
174 define <8 x i32> @lasx_xvftintrne_w_d(<4 x double> %va, <4 x double> %vb) nounwind {
175 ; CHECK-LABEL: lasx_xvftintrne_w_d:
176 ; CHECK: # %bb.0: # %entry
177 ; CHECK-NEXT: xvftintrne.w.d $xr0, $xr0, $xr1
180 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrne.w.d(<4 x double> %va, <4 x double> %vb)
184 declare <8 x i32> @llvm.loongarch.lasx.xvftintrz.w.d(<4 x double>, <4 x double>)
186 define <8 x i32> @lasx_xvftintrz_w_d(<4 x double> %va, <4 x double> %vb) nounwind {
187 ; CHECK-LABEL: lasx_xvftintrz_w_d:
188 ; CHECK: # %bb.0: # %entry
189 ; CHECK-NEXT: xvftintrz.w.d $xr0, $xr0, $xr1
192 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrz.w.d(<4 x double> %va, <4 x double> %vb)
196 declare <8 x i32> @llvm.loongarch.lasx.xvftintrp.w.d(<4 x double>, <4 x double>)
198 define <8 x i32> @lasx_xvftintrp_w_d(<4 x double> %va, <4 x double> %vb) nounwind {
199 ; CHECK-LABEL: lasx_xvftintrp_w_d:
200 ; CHECK: # %bb.0: # %entry
201 ; CHECK-NEXT: xvftintrp.w.d $xr0, $xr0, $xr1
204 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrp.w.d(<4 x double> %va, <4 x double> %vb)
208 declare <8 x i32> @llvm.loongarch.lasx.xvftintrm.w.d(<4 x double>, <4 x double>)
210 define <8 x i32> @lasx_xvftintrm_w_d(<4 x double> %va, <4 x double> %vb) nounwind {
211 ; CHECK-LABEL: lasx_xvftintrm_w_d:
212 ; CHECK: # %bb.0: # %entry
213 ; CHECK-NEXT: xvftintrm.w.d $xr0, $xr0, $xr1
216 %res = call <8 x i32> @llvm.loongarch.lasx.xvftintrm.w.d(<4 x double> %va, <4 x double> %vb)
220 declare <8 x i32> @llvm.loongarch.lasx.xvftint.w.d(<4 x double>, <4 x double>)
222 define <8 x i32> @lasx_xvftint_w_d(<4 x double> %va, <4 x double> %vb) nounwind {
223 ; CHECK-LABEL: lasx_xvftint_w_d:
224 ; CHECK: # %bb.0: # %entry
225 ; CHECK-NEXT: xvftint.w.d $xr0, $xr0, $xr1
228 %res = call <8 x i32> @llvm.loongarch.lasx.xvftint.w.d(<4 x double> %va, <4 x double> %vb)
232 declare <4 x i64> @llvm.loongarch.lasx.xvftintrnel.l.s(<8 x float>)
234 define <4 x i64> @lasx_xvftintrnel_l_s(<8 x float> %va) nounwind {
235 ; CHECK-LABEL: lasx_xvftintrnel_l_s:
236 ; CHECK: # %bb.0: # %entry
237 ; CHECK-NEXT: xvftintrnel.l.s $xr0, $xr0
240 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrnel.l.s(<8 x float> %va)
244 declare <4 x i64> @llvm.loongarch.lasx.xvftintrneh.l.s(<8 x float>)
246 define <4 x i64> @lasx_xvftintrneh_l_s(<8 x float> %va) nounwind {
247 ; CHECK-LABEL: lasx_xvftintrneh_l_s:
248 ; CHECK: # %bb.0: # %entry
249 ; CHECK-NEXT: xvftintrneh.l.s $xr0, $xr0
252 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrneh.l.s(<8 x float> %va)
256 declare <4 x i64> @llvm.loongarch.lasx.xvftintrzl.l.s(<8 x float>)
258 define <4 x i64> @lasx_xvftintrzl_l_s(<8 x float> %va) nounwind {
259 ; CHECK-LABEL: lasx_xvftintrzl_l_s:
260 ; CHECK: # %bb.0: # %entry
261 ; CHECK-NEXT: xvftintrzl.l.s $xr0, $xr0
264 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrzl.l.s(<8 x float> %va)
268 declare <4 x i64> @llvm.loongarch.lasx.xvftintrzh.l.s(<8 x float>)
270 define <4 x i64> @lasx_xvftintrzh_l_s(<8 x float> %va) nounwind {
271 ; CHECK-LABEL: lasx_xvftintrzh_l_s:
272 ; CHECK: # %bb.0: # %entry
273 ; CHECK-NEXT: xvftintrzh.l.s $xr0, $xr0
276 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrzh.l.s(<8 x float> %va)
280 declare <4 x i64> @llvm.loongarch.lasx.xvftintrpl.l.s(<8 x float>)
282 define <4 x i64> @lasx_xvftintrpl_l_s(<8 x float> %va) nounwind {
283 ; CHECK-LABEL: lasx_xvftintrpl_l_s:
284 ; CHECK: # %bb.0: # %entry
285 ; CHECK-NEXT: xvftintrpl.l.s $xr0, $xr0
288 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrpl.l.s(<8 x float> %va)
292 declare <4 x i64> @llvm.loongarch.lasx.xvftintrph.l.s(<8 x float>)
294 define <4 x i64> @lasx_xvftintrph_l_s(<8 x float> %va) nounwind {
295 ; CHECK-LABEL: lasx_xvftintrph_l_s:
296 ; CHECK: # %bb.0: # %entry
297 ; CHECK-NEXT: xvftintrph.l.s $xr0, $xr0
300 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrph.l.s(<8 x float> %va)
304 declare <4 x i64> @llvm.loongarch.lasx.xvftintrml.l.s(<8 x float>)
306 define <4 x i64> @lasx_xvftintrml_l_s(<8 x float> %va) nounwind {
307 ; CHECK-LABEL: lasx_xvftintrml_l_s:
308 ; CHECK: # %bb.0: # %entry
309 ; CHECK-NEXT: xvftintrml.l.s $xr0, $xr0
312 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrml.l.s(<8 x float> %va)
316 declare <4 x i64> @llvm.loongarch.lasx.xvftintrmh.l.s(<8 x float>)
318 define <4 x i64> @lasx_xvftintrmh_l_s(<8 x float> %va) nounwind {
319 ; CHECK-LABEL: lasx_xvftintrmh_l_s:
320 ; CHECK: # %bb.0: # %entry
321 ; CHECK-NEXT: xvftintrmh.l.s $xr0, $xr0
324 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintrmh.l.s(<8 x float> %va)
328 declare <4 x i64> @llvm.loongarch.lasx.xvftintl.l.s(<8 x float>)
330 define <4 x i64> @lasx_xvftintl_l_s(<8 x float> %va) nounwind {
331 ; CHECK-LABEL: lasx_xvftintl_l_s:
332 ; CHECK: # %bb.0: # %entry
333 ; CHECK-NEXT: xvftintl.l.s $xr0, $xr0
336 %res = call <4 x i64> @llvm.loongarch.lasx.xvftintl.l.s(<8 x float> %va)
340 declare <4 x i64> @llvm.loongarch.lasx.xvftinth.l.s(<8 x float>)
342 define <4 x i64> @lasx_xvftinth_l_s(<8 x float> %va) nounwind {
343 ; CHECK-LABEL: lasx_xvftinth_l_s:
344 ; CHECK: # %bb.0: # %entry
345 ; CHECK-NEXT: xvftinth.l.s $xr0, $xr0
348 %res = call <4 x i64> @llvm.loongarch.lasx.xvftinth.l.s(<8 x float> %va)