1 ; RUN: llc -march=hexagon < %s | FileCheck %s
3 ; Check that store is post-incremented.
4 ; CHECK: memd(r{{[0-9]+}}++#8) = r
6 ; Function Attrs: nounwind
7 define void @f0(i32 %a0, ptr nocapture %a1, i16 signext %a2) #0 {
9 %v0 = icmp eq i32 %a0, 0
10 br i1 %v0, label %b2, label %b3
15 b2: ; preds = %b7, %b1, %b0
19 %v1 = icmp sgt i32 %a0, 3
20 br i1 %v1, label %b4, label %b7
25 %v4 = icmp sgt i32 %v3, 0
26 br i1 %v4, label %b5, label %b7
29 %v5 = insertelement <4 x i16> undef, i16 %a2, i32 0
30 %v6 = insertelement <4 x i16> %v5, i16 %a2, i32 1
31 %v7 = insertelement <4 x i16> %v6, i16 %a2, i32 2
32 %v8 = insertelement <4 x i16> %v7, i16 %a2, i32 3
38 b7: ; preds = %b6, %b4, %b3
39 %v9 = phi i32 [ 0, %b3 ], [ %v3, %b4 ], [ %v3, %b6 ]
40 %v10 = icmp slt i32 %v9, %a0
41 br i1 %v10, label %b8, label %b2
46 b9: ; preds = %b9, %b5
47 %v11 = phi i32 [ 0, %b5 ], [ %v12, %b9 ]
48 %v12 = add nsw i32 %v11, 4
49 %v13 = getelementptr i16, ptr %a1, i32 %v11
50 %v15 = load <4 x i16>, ptr %v13, align 16
51 %v16 = add <4 x i16> %v15, %v8
52 store <4 x i16> %v16, ptr %v13, align 16
53 %v17 = icmp slt i32 %v12, %v3
54 br i1 %v17, label %b9, label %b6
56 b10: ; preds = %b10, %b8
57 %v18 = phi i32 [ %v19, %b10 ], [ %v9, %b8 ]
58 %v19 = add nsw i32 %v18, 1
59 %v20 = getelementptr i16, ptr %a1, i32 %v18
60 %v21 = load i16, ptr %v20, align 2
61 %v22 = add i16 %v21, %a2
62 store i16 %v22, ptr %v20, align 2
63 %v23 = icmp eq i32 %v19, %a0
64 br i1 %v23, label %b1, label %b10
67 attributes #0 = { nounwind "target-cpu"="hexagonv55" }