1 ; RUN: llc -march=hexagon -O2 < %s | FileCheck %s
2 ; This test checks if redundant conditional branches are removed.
8 ; CHECK-NOT: if{{.*}}jump .LBB
10 target triple = "hexagon-unknown--elf"
12 ; Function Attrs: nounwind
15 ; Function Attrs: nounwind
16 define void @f1(ptr %a0, i32 %a1, ptr %a2, ptr %a3, i32 %a4) #0 {
18 br i1 undef, label %b8, label %b1
21 tail call void @f0() #0
22 br i1 false, label %b8, label %b2
25 %v0 = getelementptr inbounds i8, ptr %a0, i32 undef
27 %v2 = icmp eq i32 %a1, %a4
30 b3: ; preds = %b6, %b2
31 %v3 = phi ptr [ %a2, %b2 ], [ %v17, %b6 ]
32 %v4 = phi ptr [ %v0, %b2 ], [ null, %b6 ]
33 %v5 = phi i32 [ 1, %b2 ], [ 0, %b6 ]
34 br i1 %v2, label %b4, label %b5
37 %v6 = load i8, ptr %v3, align 1
41 %v7 = load i8, ptr %v4, align 1
42 %v8 = zext i8 %v7 to i32
43 %v9 = getelementptr inbounds i8, ptr %v4, i32 %v1
44 %v10 = load i8, ptr %v9, align 1
45 %v11 = zext i8 %v10 to i32
46 %v12 = sub nsw i32 %v8, %v11
49 b6: ; preds = %b5, %b4
50 %v13 = phi i8 [ 0, %b5 ], [ %v6, %b4 ]
51 %v14 = phi i32 [ %v12, %b5 ], [ 0, %b4 ]
52 %v15 = zext i8 %v13 to i32
53 %v16 = mul nsw i32 %v14, %v14
54 %v17 = getelementptr inbounds i8, ptr %v3, i32 1
55 %v18 = sub nsw i32 0, %v15
56 %v19 = mul nsw i32 %v18, %v18
57 %v20 = add nuw i32 %v16, 0
58 %v21 = add i32 %v20, 0
59 %v22 = add i32 %v21, 0
60 %v23 = lshr i32 %v22, 1
61 %v24 = add nuw nsw i32 %v23, %v19
62 %v25 = add nsw i32 %v24, 0
63 store i32 %v25, ptr %a3, align 4
64 %v26 = icmp eq i32 %v5, %a4
65 br i1 %v26, label %b7, label %b3
70 b8: ; preds = %b1, %b0
74 attributes #0 = { nounwind "target-cpu"="hexagonv55" }