Revert " [LoongArch][ISel] Check the number of sign bits in `PatGprGpr_32` (#107432)"
[llvm-project.git] / llvm / test / CodeGen / Hexagon / store-vector-pred.ll
blob6146bf55b0edb291447bfe6df19c2aea486fc0a1
1 ; RUN: llc -march=hexagon -hexagon-instsimplify=0 -hexagon-masked-vmem=0 < %s | FileCheck %s
3 ; This test checks that store a vector predicate of type v128i1 is lowered
4 ; without crashing.
5 ; CHECK: valign
7 target triple = "hexagon"
9 define dso_local void @f0() local_unnamed_addr #0 {
10 b0:
11   br i1 undef, label %b2, label %b1
13 b1:                                               ; preds = %b0
14   %v0 = load i8, ptr undef, align 1
15   %v1 = zext i8 %v0 to i32
16   %v2 = add nsw i32 %v1, -1
17   %v3 = insertelement <128 x i32> undef, i32 %v2, i32 0
18   %v4 = shufflevector <128 x i32> %v3, <128 x i32> undef, <128 x i32> zeroinitializer
19   %v5 = icmp ule <128 x i32> undef, %v4
20   %v6 = call <128 x i8> @llvm.masked.load.v128i8.p0(ptr nonnull undef, i32 1, <128 x i1> %v5, <128 x i8> undef)
21   %v7 = lshr <128 x i8> %v6, <i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4, i8 4>
22   %v8 = and <128 x i8> %v7, <i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1>
23   %v9 = zext <128 x i8> %v8 to <128 x i32>
24   %v10 = add nsw <128 x i32> undef, %v9
25   %v11 = select <128 x i1> %v5, <128 x i32> %v10, <128 x i32> undef
26   %v12 = add <128 x i32> %v11, undef
27   %v13 = add <128 x i32> %v12, undef
28   %v14 = add <128 x i32> %v13, undef
29   %v15 = add <128 x i32> %v14, undef
30   %v16 = add <128 x i32> %v15, undef
31   %v17 = add <128 x i32> %v16, undef
32   %v18 = add <128 x i32> %v17, undef
33   %v19 = extractelement <128 x i32> %v18, i32 0
34   %v20 = getelementptr inbounds i8, ptr null, i32 2160
35   store i32 %v19, ptr %v20, align 4
36   br label %b2
38 b2:                                               ; preds = %b1, %b0
39   ret void
42 ; Function Attrs: argmemonly nounwind readonly willreturn
43 declare <128 x i8> @llvm.masked.load.v128i8.p0(ptr, i32 immarg, <128 x i1>, <128 x i8>) #1
45 attributes #0 = { "target-features"="+hvx-length128b,+hvxv67,+v67,-long-calls" }
46 attributes #1 = { argmemonly nounwind readonly willreturn }