[RISCV][VLOPT] Add vector narrowing integer right shift instructions to isSupportedIn...
[llvm-project.git] / llvm / test / CodeGen / Hexagon / loop-idiom / pmpy-shiftconv-fail.ll
bloba00b1d5876ba89778528a8a972d237df97d18653
1 ; RUN: opt -march=hexagon -hexagon-loop-idiom -S < %s | FileCheck %s
2 ; RUN: opt -march=hexagon -p hexagon-loop-idiom -S < %s | FileCheck %s
3 ; REQUIRES: asserts
5 ; Check for sane output, this used to crash.
6 ; CHECK: define void @fred
8 ; The conversion of shifts from right to left failed, but the return
9 ; code was not checked and the transformation proceeded.
11 target datalayout = "e-m:e-p:32:32:32-a:0-n16:32-i64:64:64-i32:32:32-i16:16:16-i1:8:8-f32:32:32-f64:64:64-v32:32:32-v64:64:64-v512:512:512-v1024:1024:1024-v2048:2048:2048"
12 target triple = "hexagon"
14 @A = common global [256 x i32] zeroinitializer, align 8
16 ; Function Attrs: noinline nounwind
17 define void @fred() local_unnamed_addr #0 {
18 b0:
19   br label %b1
21 b1:                                               ; preds = %b13, %b0
22   %v2 = phi i32 [ 0, %b0 ], [ %v16, %b13 ]
23   br label %b3
25 b3:                                               ; preds = %b3, %b1
26   %v4 = phi i32 [ %v2, %b1 ], [ %v10, %b3 ]
27   %v5 = phi i32 [ 0, %b1 ], [ %v11, %b3 ]
28   %v6 = and i32 %v4, 1
29   %v7 = icmp ne i32 %v6, 0
30   %v8 = lshr i32 %v4, 1
31   %v9 = xor i32 %v8, 123456789
32   %v10 = select i1 %v7, i32 %v9, i32 %v8
33   %v11 = add nuw nsw i32 %v5, 1
34   %v12 = icmp ne i32 %v11, 8
35   br i1 %v12, label %b3, label %b13
37 b13:                                              ; preds = %b3
38   %v14 = phi i32 [ %v10, %b3 ]
39   %v15 = getelementptr inbounds [256 x i32], ptr @A, i32 0, i32 %v2
40   store i32 %v14, ptr %v15, align 4
41   %v16 = add nuw nsw i32 %v2, 1
42   %v17 = icmp ne i32 %v16, 256
43   br i1 %v17, label %b1, label %b18
45 b18:                                              ; preds = %b13
46   ret void
49 attributes #0 = { noinline nounwind "target-cpu"="hexagonv60" }