[RISCV][VLOPT] Add vector narrowing integer right shift instructions to isSupportedIn...
[llvm-project.git] / llvm / test / CodeGen / PowerPC / i64-to-float.ll
blobcf59657e8085b9fbc616c77cbe5015ce1857f266
1 ; RUN: llc -verify-machineinstrs < %s -mtriple=powerpc64-unknown-linux-gnu \
2 ; RUN:   -mcpu=a2 | FileCheck %s
3 ; RUN: llc -verify-machineinstrs < %s -mtriple=powerpc64-unknown-linux-gnu \
4 ; RUN:   -mcpu=pwr7 -mattr=+vsx | FileCheck -check-prefix=CHECK-VSX %s
5 ; RUN: llc -verify-machineinstrs < %s -mtriple=powerpc64-unknown-linux-gnu \
6 ; RUN:   -mcpu=pwr9 -mattr=-direct-move | FileCheck %s -check-prefix=CHECK-P9
7 target datalayout = "E-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-f128:128:128-v128:128:128-n32:64"
8 target triple = "powerpc64-unknown-linux-gnu"
10 define float @foo(i64 %a) nounwind {
11 entry:
12   %x = sitofp i64 %a to float
13   ret float %x
15 ; CHECK: @foo
16 ; CHECK: std 3,
17 ; CHECK: lfd [[REG:[0-9]+]],
18 ; CHECK: fcfids 1, [[REG]]
19 ; CHECK: blr
21 ; CHECK-VSX: @foo
22 ; CHECK-VSX: std 3,
23 ; CHECK-VSX: lfd [[REG:[0-9]+]],
24 ; CHECK-VSX: fcfids 1, [[REG]]
25 ; CHECK-VSX: blr
27 ; CHECK-P9: @foo
28 ; CHECK-P9: std 3,
29 ; CHECK-P9: lfd [[REG:[0-9]+]],
30 ; CHECK-P9: xscvsxdsp 1, [[REG]]
31 ; CHECK-P9: blr
34 define double @goo(i64 %a) nounwind {
35 entry:
36   %x = sitofp i64 %a to double
37   ret double %x
39 ; CHECK: @goo
40 ; CHECK: std 3,
41 ; CHECK: lfd [[REG:[0-9]+]],
42 ; CHECK: fcfid 1, [[REG]]
43 ; CHECK: blr
45 ; CHECK-VSX: @goo
46 ; CHECK-VSX: std 3,
47 ; CHECK-VSX: lfd [[REG:[0-9]+]],
48 ; CHECK-VSX: xscvsxddp 1, [[REG]]
49 ; CHECK-VSX: blr
51 ; CHECK-P9: @goo
52 ; CHECK-P9: std 3,
53 ; CHECK-P9: lfd [[REG:[0-9]+]],
54 ; CHECK-P9: xscvsxddp 1, [[REG]]
55 ; CHECK-P9: blr
58 define float @foou(i64 %a) nounwind {
59 entry:
60   %x = uitofp i64 %a to float
61   ret float %x
63 ; CHECK: @foou
64 ; CHECK: std 3,
65 ; CHECK: lfd [[REG:[0-9]+]],
66 ; CHECK: fcfidus 1, [[REG]]
67 ; CHECK: blr
69 ; CHECK-VSX: @foou
70 ; CHECK-VSX: std 3,
71 ; CHECK-VSX: lfd [[REG:[0-9]+]],
72 ; CHECK-VSX: fcfidus 1, [[REG]]
73 ; CHECK-VSX: blr
75 ; CHECK-P9: @foou
76 ; CHECK-P9: std 3,
77 ; CHECK-P9: lfd [[REG:[0-9]+]],
78 ; CHECK-P9: xscvuxdsp 1, [[REG]]
79 ; CHECK-P9: blr
82 define double @goou(i64 %a) nounwind {
83 entry:
84   %x = uitofp i64 %a to double
85   ret double %x
87 ; CHECK: @goou
88 ; CHECK: std 3,
89 ; CHECK: lfd [[REG:[0-9]+]],
90 ; CHECK: fcfidu 1, [[REG]]
91 ; CHECK: blr
93 ; CHECK-VSX: @goou
94 ; CHECK-VSX: std 3,
95 ; CHECK-VSX: lfd [[REG:[0-9]+]],
96 ; CHECK-VSX: xscvuxddp 1, [[REG]]
97 ; CHECK-VSX: blr
99 ; CHECK-P9: @goou
100 ; CHECK-P9: std 3,
101 ; CHECK-P9: lfd [[REG:[0-9]+]],
102 ; CHECK-P9: xscvuxddp 1, [[REG]]
103 ; CHECK-P9: blr