[X86] combineTargetShuffle - commute VPERMV3 shuffles so any load is on the RHS
[llvm-project.git] / llvm / test / CodeGen / PowerPC / testComparesllgesi.ll
blobd500fb39c1c490932727c2e2ccc268c174a01924
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -O2 \
3 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s --check-prefix=CHECK-BE \
4 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
5 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64le-unknown-linux-gnu -O2 \
6 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s --check-prefix=CHECK-LE \
7 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
8 @glob = dso_local local_unnamed_addr global i32 0, align 4
10 define i64 @test_llgesi(i32 signext %a, i32 signext %b) {
11 ; CHECK-LABEL: test_llgesi:
12 ; CHECK:       # %bb.0: # %entry
13 ; CHECK-NEXT:    sub r3, r3, r4
14 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
15 ; CHECK-NEXT:    xori r3, r3, 1
16 ; CHECK-NEXT:    blr
17 ; CHECK-BE-LABEL: test_llgesi:
18 ; CHECK-BE:       # %bb.0: # %entry
19 ; CHECK-BE-NEXT:    sub r3, r3, r4
20 ; CHECK-BE-NEXT:    rldicl r3, r3, 1, 63
21 ; CHECK-BE-NEXT:    xori r3, r3, 1
22 ; CHECK-BE-NEXT:    blr
24 ; CHECK-LE-LABEL: test_llgesi:
25 ; CHECK-LE:       # %bb.0: # %entry
26 ; CHECK-LE-NEXT:    sub r3, r3, r4
27 ; CHECK-LE-NEXT:    rldicl r3, r3, 1, 63
28 ; CHECK-LE-NEXT:    xori r3, r3, 1
29 ; CHECK-LE-NEXT:    blr
30 entry:
31   %cmp = icmp sge i32 %a, %b
32   %conv1 = zext i1 %cmp to i64
33   ret i64 %conv1
36 define i64 @test_llgesi_sext(i32 signext %a, i32 signext %b) {
37 ; CHECK-LABEL: test_llgesi_sext:
38 ; CHECK:       # %bb.0: # %entry
39 ; CHECK-NEXT:    sub r3, r3, r4
40 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
41 ; CHECK-NEXT:    addi r3, r3, -1
42 ; CHECK-NEXT:    blr
43 ; CHECK-BE-LABEL: test_llgesi_sext:
44 ; CHECK-BE:       # %bb.0: # %entry
45 ; CHECK-BE-NEXT:    sub r3, r3, r4
46 ; CHECK-BE-NEXT:    rldicl r3, r3, 1, 63
47 ; CHECK-BE-NEXT:    addi r3, r3, -1
48 ; CHECK-BE-NEXT:    blr
50 ; CHECK-LE-LABEL: test_llgesi_sext:
51 ; CHECK-LE:       # %bb.0: # %entry
52 ; CHECK-LE-NEXT:    sub r3, r3, r4
53 ; CHECK-LE-NEXT:    rldicl r3, r3, 1, 63
54 ; CHECK-LE-NEXT:    addi r3, r3, -1
55 ; CHECK-LE-NEXT:    blr
56 entry:
57   %cmp = icmp sge i32 %a, %b
58   %conv1 = sext i1 %cmp to i64
59   ret i64 %conv1
62 define dso_local void @test_llgesi_store(i32 signext %a, i32 signext %b) {
63 ; CHECK-LABEL: test_llgesi_store:
64 ; CHECK:       # %bb.0: # %entry
65 ; CHECK-NEXT:    sub r3, r3, r4
66 ; CHECK-NEXT:    addis r5, r2, glob@toc@ha
67 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
68 ; CHECK-NEXT:    xori r3, r3, 1
69 ; CHECK-NEXT:    stw r3, glob@toc@l(r5)
70 ; CHECK-NEXT:    blr
71 ; CHECK-BE-LABEL: test_llgesi_store:
72 ; CHECK-BE:       # %bb.0: # %entry
73 ; CHECK-BE-NEXT:    sub r3, r3, r4
74 ; CHECK-BE-NEXT:    addis r4, r2, glob@toc@ha
75 ; CHECK-BE-NEXT:    rldicl r3, r3, 1, 63
76 ; CHECK-BE-NEXT:    xori r3, r3, 1
77 ; CHECK-BE-NEXT:    stw r3, glob@toc@l(r4)
78 ; CHECK-BE-NEXT:    blr
80 ; CHECK-LE-LABEL: test_llgesi_store:
81 ; CHECK-LE:       # %bb.0: # %entry
82 ; CHECK-LE-NEXT:    sub r3, r3, r4
83 ; CHECK-LE-NEXT:    addis r4, r2, glob@toc@ha
84 ; CHECK-LE-NEXT:    rldicl r3, r3, 1, 63
85 ; CHECK-LE-NEXT:    xori r3, r3, 1
86 ; CHECK-LE-NEXT:    stw r3, glob@toc@l(r4)
87 ; CHECK-LE-NEXT:    blr
88 entry:
89   %cmp = icmp sge i32 %a, %b
90   %conv = zext i1 %cmp to i32
91   store i32 %conv, ptr @glob, align 4
92   ret void
95 define dso_local void @test_llgesi_sext_store(i32 signext %a, i32 signext %b) {
96 ; CHECK-LABEL: test_llgesi_sext_store:
97 ; CHECK:       # %bb.0: # %entry
98 ; CHECK-NEXT:    sub r3, r3, r4
99 ; CHECK-NEXT:    addis r5, r2, glob@toc@ha
100 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
101 ; CHECK-NEXT:    addi r3, r3, -1
102 ; CHECK-NEXT:    stw r3, glob@toc@l(r5)
103 ; CHECK-NEXT:    blr
104 ; CHECK-BE-LABEL: test_llgesi_sext_store:
105 ; CHECK-BE:       # %bb.0: # %entry
106 ; CHECK-BE-NEXT:    sub r3, r3, r4
107 ; CHECK-BE-NEXT:    addis r4, r2, glob@toc@ha
108 ; CHECK-BE-NEXT:    rldicl r3, r3, 1, 63
109 ; CHECK-BE-NEXT:    addi r3, r3, -1
110 ; CHECK-BE-NEXT:    stw r3, glob@toc@l(r4)
111 ; CHECK-BE-NEXT:    blr
113 ; CHECK-LE-LABEL: test_llgesi_sext_store:
114 ; CHECK-LE:       # %bb.0: # %entry
115 ; CHECK-LE-NEXT:    sub r3, r3, r4
116 ; CHECK-LE-NEXT:    addis r4, r2, glob@toc@ha
117 ; CHECK-LE-NEXT:    rldicl r3, r3, 1, 63
118 ; CHECK-LE-NEXT:    addi r3, r3, -1
119 ; CHECK-LE-NEXT:    stw r3, glob@toc@l(r4)
120 ; CHECK-LE-NEXT:    blr
121 entry:
122   %cmp = icmp sge i32 %a, %b
123   %sub = sext i1 %cmp to i32
124   store i32 %sub, ptr @glob, align 4
125   ret void