[RISCV][VLOPT] Add vector narrowing integer right shift instructions to isSupportedIn...
[llvm-project.git] / llvm / test / CodeGen / PowerPC / testComparesllgeuc.ll
blob14519472ad01d9e556bd9412cdb967c9e2f25d86
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64-unknown-linux-gnu -O2 \
3 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
4 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
5 ; RUN: llc -verify-machineinstrs -mtriple=powerpc64le-unknown-linux-gnu -O2 \
6 ; RUN:   -ppc-gpr-icmps=all -ppc-asm-full-reg-names -mcpu=pwr8 < %s | FileCheck %s \
7 ; RUN:  --implicit-check-not cmpw --implicit-check-not cmpd --implicit-check-not cmpl
9 @glob = dso_local local_unnamed_addr global i8 0, align 1
11 ; Function Attrs: norecurse nounwind readnone
12 define i64 @test_llgeuc(i8 zeroext %a, i8 zeroext %b) {
13 ; CHECK-LABEL: test_llgeuc:
14 ; CHECK:       # %bb.0: # %entry
15 ; CHECK-NEXT:    sub r3, r3, r4
16 ; CHECK-NEXT:    not r3, r3
17 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
18 ; CHECK-NEXT:    blr
19 entry:
20   %cmp = icmp uge i8 %a, %b
21   %conv3 = zext i1 %cmp to i64
22   ret i64 %conv3
25 ; Function Attrs: norecurse nounwind readnone
26 define i64 @test_llgeuc_sext(i8 zeroext %a, i8 zeroext %b) {
27 ; CHECK-LABEL: test_llgeuc_sext:
28 ; CHECK:       # %bb.0: # %entry
29 ; CHECK-NEXT:    sub r3, r3, r4
30 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
31 ; CHECK-NEXT:    addi r3, r3, -1
32 ; CHECK-NEXT:    blr
33 entry:
34   %cmp = icmp uge i8 %a, %b
35   %conv3 = sext i1 %cmp to i64
36   ret i64 %conv3
39 ; Function Attrs: norecurse nounwind readnone
40 define i64 @test_llgeuc_z(i8 zeroext %a) {
41 ; CHECK-LABEL: test_llgeuc_z:
42 ; CHECK:       # %bb.0: # %entry
43 ; CHECK-NEXT:    li r3, 1
44 ; CHECK-NEXT:    blr
45 entry:
46   %cmp = icmp uge i8 %a, 0
47   %conv1 = zext i1 %cmp to i64
48   ret i64 %conv1
51 ; Function Attrs: norecurse nounwind readnone
52 define i64 @test_llgeuc_sext_z(i8 zeroext %a) {
53 ; CHECK-LABEL: test_llgeuc_sext_z:
54 ; CHECK:       # %bb.0: # %entry
55 ; CHECK-NEXT:    li r3, -1
56 ; CHECK-NEXT:    blr
57 entry:
58   %cmp = icmp uge i8 %a, 0
59   %conv1 = sext i1 %cmp to i64
60   ret i64 %conv1
63 ; Function Attrs: norecurse nounwind
64 define dso_local void @test_llgeuc_store(i8 zeroext %a, i8 zeroext %b) {
65 ; CHECK-LABEL: test_llgeuc_store:
66 ; CHECK:       # %bb.0: # %entry
67 ; CHECK-NEXT:    sub r3, r3, r4
68 ; CHECK-NEXT:    addis r4, r2, glob@toc@ha
69 ; CHECK-NEXT:    not r3, r3
70 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
71 ; CHECK-NEXT:    stb r3, glob@toc@l(r4)
72 ; CHECK-NEXT:    blr
73 entry:
74   %cmp = icmp uge i8 %a, %b
75   %conv3 = zext i1 %cmp to i8
76   store i8 %conv3, ptr @glob
77   ret void
80 ; Function Attrs: norecurse nounwind
81 define dso_local void @test_llgeuc_sext_store(i8 zeroext %a, i8 zeroext %b) {
82 ; CHECK-LABEL: test_llgeuc_sext_store:
83 ; CHECK:       # %bb.0: # %entry
84 ; CHECK-NEXT:    sub r3, r3, r4
85 ; CHECK-NEXT:    addis r4, r2, glob@toc@ha
86 ; CHECK-NEXT:    rldicl r3, r3, 1, 63
87 ; CHECK-NEXT:    addi r3, r3, -1
88 ; CHECK-NEXT:    stb r3, glob@toc@l(r4)
89 ; CHECK-NEXT:    blr
90 entry:
91   %cmp = icmp uge i8 %a, %b
92   %conv3 = sext i1 %cmp to i8
93   store i8 %conv3, ptr @glob
94   ret void
97 ; Function Attrs: norecurse nounwind
98 define dso_local void @test_llgeuc_z_store(i8 zeroext %a) {
99 ; CHECK-LABEL: test_llgeuc_z_store:
100 ; CHECK:       # %bb.0: # %entry
101 ; CHECK-NEXT:    addis r3, r2, glob@toc@ha
102 ; CHECK-NEXT:    li r4, 1
103 ; CHECK-NEXT:    stb r4, glob@toc@l(r3)
104 ; CHECK-NEXT:    blr
105 entry:
106   %cmp = icmp uge i8 %a, 0
107   %conv1 = zext i1 %cmp to i8
108   store i8 %conv1, ptr @glob
109   ret void
112 ; Function Attrs: norecurse nounwind
113 define dso_local void @test_llgeuc_sext_z_store(i8 zeroext %a) {
114 ; CHECK-LABEL: test_llgeuc_sext_z_store:
115 ; CHECK:       # %bb.0: # %entry
116 ; CHECK-NEXT:    addis r3, r2, glob@toc@ha
117 ; CHECK-NEXT:    li r4, -1
118 ; CHECK-NEXT:    stb r4, glob@toc@l(r3)
119 ; CHECK-NEXT:    blr
120 entry:
121   %cmp = icmp uge i8 %a, 0
122   %conv1 = sext i1 %cmp to i8
123   store i8 %conv1, ptr @glob
124   ret void