1 ; Test v4i32 comparisons.
3 ; RUN: llc < %s -mtriple=s390x-linux-gnu -mcpu=z13 | FileCheck %s
6 define <4 x i32> @f1(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
8 ; CHECK: vceqf %v24, %v26, %v28
10 %cmp = icmp eq <4 x i32> %val1, %val2
11 %ret = sext <4 x i1> %cmp to <4 x i32>
16 define <4 x i32> @f2(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
18 ; CHECK: vceqf [[REG:%v[0-9]+]], %v26, %v28
19 ; CHECK-NEXT: vno %v24, [[REG]], [[REG]]
21 %cmp = icmp ne <4 x i32> %val1, %val2
22 %ret = sext <4 x i1> %cmp to <4 x i32>
27 define <4 x i32> @f3(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
29 ; CHECK: vchf %v24, %v26, %v28
31 %cmp = icmp sgt <4 x i32> %val1, %val2
32 %ret = sext <4 x i1> %cmp to <4 x i32>
37 define <4 x i32> @f4(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
39 ; CHECK: vchf [[REG:%v[0-9]+]], %v28, %v26
40 ; CHECK-NEXT: vno %v24, [[REG]], [[REG]]
42 %cmp = icmp sge <4 x i32> %val1, %val2
43 %ret = sext <4 x i1> %cmp to <4 x i32>
48 define <4 x i32> @f5(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
50 ; CHECK: vchf [[REG:%v[0-9]+]], %v26, %v28
51 ; CHECK-NEXT: vno %v24, [[REG]], [[REG]]
53 %cmp = icmp sle <4 x i32> %val1, %val2
54 %ret = sext <4 x i1> %cmp to <4 x i32>
59 define <4 x i32> @f6(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
61 ; CHECK: vchf %v24, %v28, %v26
63 %cmp = icmp slt <4 x i32> %val1, %val2
64 %ret = sext <4 x i1> %cmp to <4 x i32>
69 define <4 x i32> @f7(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
71 ; CHECK: vchlf %v24, %v26, %v28
73 %cmp = icmp ugt <4 x i32> %val1, %val2
74 %ret = sext <4 x i1> %cmp to <4 x i32>
79 define <4 x i32> @f8(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
81 ; CHECK: vchlf [[REG:%v[0-9]+]], %v28, %v26
82 ; CHECK-NEXT: vno %v24, [[REG]], [[REG]]
84 %cmp = icmp uge <4 x i32> %val1, %val2
85 %ret = sext <4 x i1> %cmp to <4 x i32>
90 define <4 x i32> @f9(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
92 ; CHECK: vchlf [[REG:%v[0-9]+]], %v26, %v28
93 ; CHECK-NEXT: vno %v24, [[REG]], [[REG]]
95 %cmp = icmp ule <4 x i32> %val1, %val2
96 %ret = sext <4 x i1> %cmp to <4 x i32>
101 define <4 x i32> @f10(<4 x i32> %dummy, <4 x i32> %val1, <4 x i32> %val2) {
103 ; CHECK: vchlf %v24, %v28, %v26
104 ; CHECK-NEXT: br %r14
105 %cmp = icmp ult <4 x i32> %val1, %val2
106 %ret = sext <4 x i1> %cmp to <4 x i32>
111 define <4 x i32> @f11(<4 x i32> %val1, <4 x i32> %val2,
112 <4 x i32> %val3, <4 x i32> %val4) {
114 ; CHECK: vceqf [[REG:%v[0-9]+]], %v24, %v26
115 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
116 ; CHECK-NEXT: br %r14
117 %cmp = icmp eq <4 x i32> %val1, %val2
118 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
123 define <4 x i32> @f12(<4 x i32> %val1, <4 x i32> %val2,
124 <4 x i32> %val3, <4 x i32> %val4) {
126 ; CHECK: vceqf [[REG:%v[0-9]+]], %v24, %v26
127 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
128 ; CHECK-NEXT: br %r14
129 %cmp = icmp ne <4 x i32> %val1, %val2
130 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
135 define <4 x i32> @f13(<4 x i32> %val1, <4 x i32> %val2,
136 <4 x i32> %val3, <4 x i32> %val4) {
138 ; CHECK: vchf [[REG:%v[0-9]+]], %v24, %v26
139 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
140 ; CHECK-NEXT: br %r14
141 %cmp = icmp sgt <4 x i32> %val1, %val2
142 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
147 define <4 x i32> @f14(<4 x i32> %val1, <4 x i32> %val2,
148 <4 x i32> %val3, <4 x i32> %val4) {
150 ; CHECK: vchf [[REG:%v[0-9]+]], %v26, %v24
151 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
152 ; CHECK-NEXT: br %r14
153 %cmp = icmp sge <4 x i32> %val1, %val2
154 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
159 define <4 x i32> @f15(<4 x i32> %val1, <4 x i32> %val2,
160 <4 x i32> %val3, <4 x i32> %val4) {
162 ; CHECK: vchf [[REG:%v[0-9]+]], %v24, %v26
163 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
164 ; CHECK-NEXT: br %r14
165 %cmp = icmp sle <4 x i32> %val1, %val2
166 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
171 define <4 x i32> @f16(<4 x i32> %val1, <4 x i32> %val2,
172 <4 x i32> %val3, <4 x i32> %val4) {
174 ; CHECK: vchf [[REG:%v[0-9]+]], %v26, %v24
175 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
176 ; CHECK-NEXT: br %r14
177 %cmp = icmp slt <4 x i32> %val1, %val2
178 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
183 define <4 x i32> @f17(<4 x i32> %val1, <4 x i32> %val2,
184 <4 x i32> %val3, <4 x i32> %val4) {
186 ; CHECK: vchlf [[REG:%v[0-9]+]], %v24, %v26
187 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
188 ; CHECK-NEXT: br %r14
189 %cmp = icmp ugt <4 x i32> %val1, %val2
190 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
195 define <4 x i32> @f18(<4 x i32> %val1, <4 x i32> %val2,
196 <4 x i32> %val3, <4 x i32> %val4) {
198 ; CHECK: vchlf [[REG:%v[0-9]+]], %v26, %v24
199 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
200 ; CHECK-NEXT: br %r14
201 %cmp = icmp uge <4 x i32> %val1, %val2
202 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
207 define <4 x i32> @f19(<4 x i32> %val1, <4 x i32> %val2,
208 <4 x i32> %val3, <4 x i32> %val4) {
210 ; CHECK: vchlf [[REG:%v[0-9]+]], %v24, %v26
211 ; CHECK-NEXT: vsel %v24, %v30, %v28, [[REG]]
212 ; CHECK-NEXT: br %r14
213 %cmp = icmp ule <4 x i32> %val1, %val2
214 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4
219 define <4 x i32> @f20(<4 x i32> %val1, <4 x i32> %val2,
220 <4 x i32> %val3, <4 x i32> %val4) {
222 ; CHECK: vchlf [[REG:%v[0-9]+]], %v26, %v24
223 ; CHECK-NEXT: vsel %v24, %v28, %v30, [[REG]]
224 ; CHECK-NEXT: br %r14
225 %cmp = icmp ult <4 x i32> %val1, %val2
226 %ret = select <4 x i1> %cmp, <4 x i32> %val3, <4 x i32> %val4