[NFC][RemoveDIs] Prefer iterators over inst-pointers in InstCombine
[llvm-project.git] / llvm / test / CodeGen / AArch64 / sve2-intrinsics-character-match.ll
blob2712c14def88e9e0897ddc9300201fbbc6c467a9
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=aarch64-linux-gnu -mattr=+sve2 < %s | FileCheck %s
5 ; MATCH
8 define <vscale x 16 x i1> @match_i8(<vscale x 16 x i1> %pg, <vscale x 16 x i8> %a, <vscale x 16 x i8> %b) {
9 ; CHECK-LABEL: match_i8:
10 ; CHECK:       // %bb.0:
11 ; CHECK-NEXT:    match p0.b, p0/z, z0.b, z1.b
12 ; CHECK-NEXT:    ret
13   %out = call <vscale x 16 x i1> @llvm.aarch64.sve.match.nxv16i8(<vscale x 16 x i1> %pg,
14                                                                  <vscale x 16 x i8> %a,
15                                                                  <vscale x 16 x i8> %b)
16   ret <vscale x 16 x i1> %out
19 define <vscale x 8 x i1> @match_i16(<vscale x 8 x i1> %pg, <vscale x 8 x i16> %a, <vscale x 8 x i16> %b) {
20 ; CHECK-LABEL: match_i16:
21 ; CHECK:       // %bb.0:
22 ; CHECK-NEXT:    match p0.h, p0/z, z0.h, z1.h
23 ; CHECK-NEXT:    ret
24   %out = call <vscale x 8 x i1> @llvm.aarch64.sve.match.nxv8i16(<vscale x 8 x i1> %pg,
25                                                                 <vscale x 8 x i16> %a,
26                                                                 <vscale x 8 x i16> %b)
27   ret <vscale x 8 x i1> %out
31 ; NMATCH
34 define <vscale x 16 x i1> @nmatch_i8(<vscale x 16 x i1> %pg, <vscale x 16 x i8> %a, <vscale x 16 x i8> %b) {
35 ; CHECK-LABEL: nmatch_i8:
36 ; CHECK:       // %bb.0:
37 ; CHECK-NEXT:    nmatch p0.b, p0/z, z0.b, z1.b
38 ; CHECK-NEXT:    ret
39   %out = call <vscale x 16 x i1> @llvm.aarch64.sve.nmatch.nxv16i8(<vscale x 16 x i1> %pg,
40                                                                   <vscale x 16 x i8> %a,
41                                                                   <vscale x 16 x i8> %b)
42   ret <vscale x 16 x i1> %out
45 define <vscale x 8 x i1> @nmatch_i16(<vscale x 8 x i1> %pg, <vscale x 8 x i16> %a, <vscale x 8 x i16> %b) {
46 ; CHECK-LABEL: nmatch_i16:
47 ; CHECK:       // %bb.0:
48 ; CHECK-NEXT:    nmatch p0.h, p0/z, z0.h, z1.h
49 ; CHECK-NEXT:    ret
50   %out = call <vscale x 8 x i1> @llvm.aarch64.sve.nmatch.nxv8i16(<vscale x 8 x i1> %pg,
51                                                                  <vscale x 8 x i16> %a,
52                                                                  <vscale x 8 x i16> %b)
53   ret <vscale x 8 x i1> %out
56 declare <vscale x 16 x i1> @llvm.aarch64.sve.match.nxv16i8(<vscale x 16 x i1>, <vscale x 16 x i8>, <vscale x 16 x i8>)
57 declare <vscale x 8 x i1> @llvm.aarch64.sve.match.nxv8i16(<vscale x 8 x i1>, <vscale x 8 x i16>, <vscale x 8 x i16>)
58 declare <vscale x 16 x i1> @llvm.aarch64.sve.nmatch.nxv16i8(<vscale x 16 x i1>, <vscale x 16 x i8>, <vscale x 16 x i8>)
59 declare <vscale x 8 x i1> @llvm.aarch64.sve.nmatch.nxv8i16(<vscale x 8 x i1>, <vscale x 8 x i16>, <vscale x 8 x i16>)