Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / Thumb2 / thumb2-mvn2.ll
blob15ae25c51c7f4d3ad2f4f614f34a3112eb294fac
1 ; RUN: llvm-as < %s | llc -march=thumb -mattr=+thumb2 | grep {mvn\\.w\\W*r\[0-9\]*,\\W*r\[0-9\]*$} | count 2
2 ; RUN: llvm-as < %s | llc -march=thumb -mattr=+thumb2 | grep {mvn\\.w\\W*r\[0-9\],\\W*r\[0-9\],\\W*lsl\\W*#5$} | count 1
3 ; RUN: llvm-as < %s | llc -march=thumb -mattr=+thumb2 | grep {mvn\\.w\\W*r\[0-9\],\\W*r\[0-9\],\\W*lsr\\W*#6$} | count 1
4 ; RUN: llvm-as < %s | llc -march=thumb -mattr=+thumb2 | grep {mvn\\.w\\W*r\[0-9\],\\W*r\[0-9\],\\W*asr\\W*#7$} | count 1
5 ; RUN: llvm-as < %s | llc -march=thumb -mattr=+thumb2 | grep {mvn\\.w\\W*r\[0-9\],\\W*r\[0-9\],\\W*ror\\W*#8$} | count 1
7 define i32 @f1(i32 %a) {
8     %tmp = xor i32 4294967295, %a
9     ret i32 %tmp
12 define i32 @f2(i32 %a) {
13     %tmp = xor i32 %a, 4294967295
14     ret i32 %tmp
17 define i32 @f5(i32 %a) {
18     %tmp = shl i32 %a, 5
19     %tmp1 = xor i32 %tmp, 4294967295
20     ret i32 %tmp1
23 define i32 @f6(i32 %a) {
24     %tmp = lshr i32 %a, 6
25     %tmp1 = xor i32 %tmp, 4294967295
26     ret i32 %tmp1
29 define i32 @f7(i32 %a) {
30     %tmp = ashr i32 %a, 7
31     %tmp1 = xor i32 %tmp, 4294967295
32     ret i32 %tmp1
35 define i32 @f8(i32 %a) {
36     %l8 = shl i32 %a, 24
37     %r8 = lshr i32 %a, 8
38     %tmp = or i32 %l8, %r8
39     %tmp1 = xor i32 %tmp, 4294967295
40     ret i32 %tmp1