Handle logical shift right (at least I hope so :) )
[llvm/msp430.git] / test / CodeGen / X86 / 2008-08-25-AsmRegTypeMismatch.ll
blobf793b524e61fc29bcca30792c7bd10f9e76a7e56
1 ; RUN: llvm-as < %s | llc -mcpu=core2 | grep pxor | count 2
2 ; RUN: llvm-as < %s | llc -mcpu=core2 | not grep movapd
3 ; PR2715
5 target datalayout = "e-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v64:64:64-v128:128:128-a0:0:64-s0:64:64-f80:128:128"
6 target triple = "x86_64-unknown-linux-gnu"
7         %struct.XPTTypeDescriptorPrefix = type { i8 }
8         %struct.nsISupports = type { i32 (...)** }
9         %struct.nsXPTCMiniVariant = type { %"struct.nsXPTCMiniVariant::._39" }
10         %"struct.nsXPTCMiniVariant::._39" = type { i64 }
11         %struct.nsXPTCVariant = type { %struct.nsXPTCMiniVariant, i8*, %struct.nsXPTType, i8 }
12         %struct.nsXPTType = type { %struct.XPTTypeDescriptorPrefix }
14 define i32 @XPTC_InvokeByIndex(%struct.nsISupports* %that, i32 %methodIndex, i32 %paramCount, %struct.nsXPTCVariant* %params) nounwind {
15 entry:
16         call void asm sideeffect "", "{xmm0},{xmm1},{xmm2},{xmm3},{xmm4},{xmm5},{xmm6},{xmm7},~{dirflag},~{fpsr},~{flags}"( double undef, double undef, double undef, double 1.0, double undef, double 0.0, double undef, double 0.0 ) nounwind
17         ret i32 0