Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / Feature / alignment.ll
blobef35a1344a2fbb1eb8246f7fd57df2abe0337931
1 ; RUN: llvm-as < %s | llvm-dis > %t1.ll
2 ; RUN: llvm-as %t1.ll -o - | llvm-dis > %t2.ll
3 ; RUN: diff %t1.ll %t2.ll
5 @X = global i32 4, align 16             ; <i32*> [#uses=0]
7 define i32* @test() align 32 {
8         %X = alloca i32, align 4                ; <i32*> [#uses=1]
9         %Y = alloca i32, i32 42, align 16               ; <i32*> [#uses=0]
10         %Z = alloca i32         ; <i32*> [#uses=0]
11         ret i32* %X
14 define i32* @test2() {
15         %X = malloc i32, align 4                ; <i32*> [#uses=1]
16         %Y = malloc i32, i32 42, align 16               ; <i32*> [#uses=0]
17         %Z = malloc i32         ; <i32*> [#uses=0]
18         %T = malloc i32, align 256              ; <i32*> [#uses=0]
19         ret i32* %X
22 define void @test3() alignstack(16) {
23         ret void