Fixed issue with return address in cpu_sim.py. Fixed bugs in compiler generation...
[trinary.git] / circuits / half_adder.asc
blob9298d1f4153931f439f459e246e97f04445f673f
1 Version 4\r
2 SHEET 1 880 680\r
3 WIRE -32 -48 -96 -48\r
4 WIRE 48 -48 32 -48\r
5 WIRE 48 -16 48 -48\r
6 WIRE 112 -16 48 -16\r
7 WIRE 304 16 224 16\r
8 WIRE 112 48 48 48\r
9 WIRE -96 80 -96 -48\r
10 WIRE -32 80 -96 80\r
11 WIRE 48 80 48 48\r
12 WIRE 48 80 32 80\r
13 WIRE -96 160 -96 80\r
14 WIRE -96 160 -208 160\r
15 WIRE -96 256 -96 160\r
16 WIRE 16 256 -96 256\r
17 WIRE 96 256 48 256\r
18 WIRE 96 288 96 256\r
19 WIRE 112 288 96 288\r
20 WIRE -96 320 -96 256\r
21 WIRE 112 320 -96 320\r
22 WIRE 304 320 224 320\r
23 WIRE 112 352 96 352\r
24 WIRE -96 400 -96 320\r
25 WIRE 16 400 -96 400\r
26 WIRE 96 400 96 352\r
27 WIRE 96 400 48 400\r
28 WIRE 160 400 160 96\r
29 WIRE 160 448 160 400\r
30 WIRE 160 448 -208 448\r
31 FLAG 112 16 0\r
32 FLAG 304 16 C\r
33 FLAG 304 320 S\r
34 FLAG -208 160 A\r
35 FLAG -208 448 B\r
36 SYMBOL mux3-1 176 -16 R0\r
37 WINDOW 0 2 -68 Center 0\r
38 SYMATTR InstName Xmux_carry1\r
39 SYMBOL mux3-1 176 288 R0\r
40 SYMATTR InstName Xmux_sum1\r
41 SYMBOL tcycle_down 32 256 R0\r
42 SYMATTR InstName Xcd\r
43 SYMBOL shift_up 32 400 R0\r
44 SYMATTR InstName Xsu\r
45 SYMBOL rd -16 -32 M180\r
46 WINDOW 0 2 -17 Left 0\r
47 SYMATTR InstName Xrd\r
48 SYMBOL fd -16 64 R0\r
49 WINDOW 0 5 -14 Left 0\r
50 SYMATTR InstName Xfd\r