pre-commit: run flake8 on more Python files
[binutils-gdb.git] / sim / testsuite / bfin / se_event_quad.S
blob0a1611b403428f481ffc621604e33f7be8345a9b
1 //Original:/proj/frio/dv/testcases/seq/se_event_quad/se_event_quad.dsp
2 # mach: bfin
3 # sim: --environment operating
5 #include "test.h"
6 .include "testutils.inc"
7 start
9 /////////////////////////////////////////////////////////////////////////////
10 ///////////////////////// Include Files         /////////////////////////////
11 /////////////////////////////////////////////////////////////////////////////
13 include(std.inc)
14 include(selfcheck.inc)
16 /////////////////////////////////////////////////////////////////////////////
17 ///////////////////////// Defines               /////////////////////////////
18 /////////////////////////////////////////////////////////////////////////////
20 #ifndef USER_CODE_SPACE
21 #define USER_CODE_SPACE  0x00000500
22 #endif
23 #ifndef STACKSIZE
24 #define STACKSIZE        0x00000010
25 #endif
26 #ifndef ITABLE
27 #define ITABLE           0xF0000000
28 #endif
29 #ifndef EVT
30 #define EVT              0xFFE02000
31 #endif
32 #ifndef EVT_OVERRIDE
33 #define EVT_OVERRIDE     0xFFE02100
34 #endif
35 #ifndef IMASK
36 #define IMASK            0xFFE02104
37 #endif
38 #ifndef DMEM_CONTROL
39 #define DMEM_CONTROL     0xFFE00004
40 #endif
41 #ifndef DCPLB_ADDR0
42 #define DCPLB_ADDR0      0xFFE00100
43 #endif
44 #ifndef DCPLB_DATA0
45 #define DCPLB_DATA0      0xFFE00200
46 #endif
48 /////////////////////////////////////////////////////////////////////////////
49 ///////////////////////// RESET ISR             /////////////////////////////
50 /////////////////////////////////////////////////////////////////////////////
52  RST_ISR :
54     // Initialize Dregs
55 INIT_R_REGS(0);
57     // Initialize Pregs
58 INIT_P_REGS(0);
60     // Initialize ILBM Registers
61 INIT_I_REGS(0);
62 INIT_M_REGS(0);
63 INIT_L_REGS(0);
64 INIT_B_REGS(0);
66     // Initialize the Address of the Checkreg data segment
67     // **** THIS IS NEEDED WHENEVER CHECKREG IS USED ****
68 CHECK_INIT(p5,   0x00BFFFFC);
70     // Setup User Stack
71 LD32_LABEL(sp, USTACK);
72 USP = SP;
74     // Setup Kernel Stack
75 LD32_LABEL(sp, KSTACK);
77     // Setup Frame Pointer
78 FP = SP;
80     // Setup Event Vector Table
81 LD32(p0, EVT);
83 LD32_LABEL(r0, EMU_ISR);    // Emulation Handler (Int0)
84     [ P0 ++ ] = R0;
85 LD32_LABEL(r0, RST_ISR);    // Reset Handler (Int1)
86     [ P0 ++ ] = R0;
87 LD32_LABEL(r0, NMI_ISR);    // NMI Handler (Int2)
88     [ P0 ++ ] = R0;
89 LD32_LABEL(r0, EXC_ISR);    // Exception Handler (Int3)
90     [ P0 ++ ] = R0;
91     [ P0 ++ ] = R0;                // IVT4 not used
92 LD32_LABEL(r0, HWE_ISR);    // HW Error Handler (Int5)
93     [ P0 ++ ] = R0;
94 LD32_LABEL(r0, TMR_ISR);    // Timer Handler (Int6)
95     [ P0 ++ ] = R0;
96 LD32_LABEL(r0, IGV7_ISR);   // IVG7 Handler
97     [ P0 ++ ] = R0;
98 LD32_LABEL(r0, IGV8_ISR);   // IVG8 Handler
99     [ P0 ++ ] = R0;
100 LD32_LABEL(r0, IGV9_ISR);   // IVG9 Handler
101     [ P0 ++ ] = R0;
102 LD32_LABEL(r0, IGV10_ISR);  // IVG10 Handler
103     [ P0 ++ ] = R0;
104 LD32_LABEL(r0, IGV11_ISR);  // IVG11 Handler
105     [ P0 ++ ] = R0;
106 LD32_LABEL(r0, IGV12_ISR);  // IVG12 Handler
107     [ P0 ++ ] = R0;
108 LD32_LABEL(r0, IGV13_ISR);  // IVG13 Handler
109     [ P0 ++ ] = R0;
110 LD32_LABEL(r0, IGV14_ISR);  // IVG14 Handler
111     [ P0 ++ ] = R0;
112 LD32_LABEL(r0, IGV15_ISR);  // IVG15 Handler
113     [ P0 ++ ] = R0;
115     // Setup the EVT_OVERRIDE MMR
116     R0 = 0;
117 LD32(p0, EVT_OVERRIDE);
118     [ P0 ] = R0;
120     // Setup Interrupt Mask
121     R0 = -1;
122 LD32(p0, IMASK);
123     [ P0 ] = R0;
125     // Return to Supervisor Code
126 RAISE 15;
127 NOP;
129 LD32_LABEL(r0, USER_CODE);
130 RETI = R0;
131 RTI;
133 .dw 0xFFFF
134 .dw 0xFFFF
135 .dw 0xFFFF
136 .dw 0xFFFF
137 .dw 0xFFFF
138 .dw 0xFFFF
139 .dw 0xFFFF
141 /////////////////////////////////////////////////////////////////////////////
144 /////////////////////////////////////////////////////////////////////////////
145 ///////////////////////// EMU ISR               /////////////////////////////
146 /////////////////////////////////////////////////////////////////////////////
148  EMU_ISR :
150 RTE;
152 .dw 0xFFFF
153 .dw 0xFFFF
154 .dw 0xFFFF
155 .dw 0xFFFF
156 .dw 0xFFFF
157 .dw 0xFFFF
158 .dw 0xFFFF
160 /////////////////////////////////////////////////////////////////////////////
161 ///////////////////////// NMI ISR               /////////////////////////////
162 /////////////////////////////////////////////////////////////////////////////
164  NMI_ISR :
166 RTN;
168 .dw 0xFFFF
169 .dw 0xFFFF
170 .dw 0xFFFF
171 .dw 0xFFFF
172 .dw 0xFFFF
173 .dw 0xFFFF
174 .dw 0xFFFF
176 /////////////////////////////////////////////////////////////////////////////
177 ///////////////////////// EXC ISR               /////////////////////////////
178 /////////////////////////////////////////////////////////////////////////////
180  EXC_ISR :
182 RTX;
184 .dw 0xFFFF
185 .dw 0xFFFF
186 .dw 0xFFFF
187 .dw 0xFFFF
188 .dw 0xFFFF
189 .dw 0xFFFF
190 .dw 0xFFFF
192 /////////////////////////////////////////////////////////////////////////////
193 ///////////////////////// HWE ISR               /////////////////////////////
194 /////////////////////////////////////////////////////////////////////////////
196  HWE_ISR :
198 RTI;
200 .dw 0xFFFF
201 .dw 0xFFFF
202 .dw 0xFFFF
203 .dw 0xFFFF
204 .dw 0xFFFF
205 .dw 0xFFFF
206 .dw 0xFFFF
208 /////////////////////////////////////////////////////////////////////////////
209 ///////////////////////// TMR ISR               /////////////////////////////
210 /////////////////////////////////////////////////////////////////////////////
212  TMR_ISR :
214 RTI;
216 .dw 0xFFFF
217 .dw 0xFFFF
218 .dw 0xFFFF
219 .dw 0xFFFF
220 .dw 0xFFFF
221 .dw 0xFFFF
222 .dw 0xFFFF
224 /////////////////////////////////////////////////////////////////////////////
225 ///////////////////////// IGV7 ISR              /////////////////////////////
226 /////////////////////////////////////////////////////////////////////////////
228  IGV7_ISR :
230 RTI;
232 .dw 0xFFFF
233 .dw 0xFFFF
234 .dw 0xFFFF
235 .dw 0xFFFF
236 .dw 0xFFFF
237 .dw 0xFFFF
238 .dw 0xFFFF
240 /////////////////////////////////////////////////////////////////////////////
241 ///////////////////////// IGV8 ISR              /////////////////////////////
242 /////////////////////////////////////////////////////////////////////////////
244  IGV8_ISR :
246 RTI;
248 .dw 0xFFFF
249 .dw 0xFFFF
250 .dw 0xFFFF
251 .dw 0xFFFF
252 .dw 0xFFFF
253 .dw 0xFFFF
254 .dw 0xFFFF
256 /////////////////////////////////////////////////////////////////////////////
257 ///////////////////////// IGV9 ISR              /////////////////////////////
258 /////////////////////////////////////////////////////////////////////////////
260  IGV9_ISR :
262 RTI;
264 .dw 0xFFFF
265 .dw 0xFFFF
266 .dw 0xFFFF
267 .dw 0xFFFF
268 .dw 0xFFFF
269 .dw 0xFFFF
270 .dw 0xFFFF
272 /////////////////////////////////////////////////////////////////////////////
273 ///////////////////////// IGV10 ISR             /////////////////////////////
274 /////////////////////////////////////////////////////////////////////////////
276  IGV10_ISR :
278 RTI;
280 .dw 0xFFFF
281 .dw 0xFFFF
282 .dw 0xFFFF
283 .dw 0xFFFF
284 .dw 0xFFFF
285 .dw 0xFFFF
286 .dw 0xFFFF
288 /////////////////////////////////////////////////////////////////////////////
289 ///////////////////////// IGV11 ISR             /////////////////////////////
290 /////////////////////////////////////////////////////////////////////////////
292  IGV11_ISR :
294 RTI;
296 .dw 0xFFFF
297 .dw 0xFFFF
298 .dw 0xFFFF
299 .dw 0xFFFF
300 .dw 0xFFFF
301 .dw 0xFFFF
302 .dw 0xFFFF
304 /////////////////////////////////////////////////////////////////////////////
305 ///////////////////////// IGV12 ISR             /////////////////////////////
306 /////////////////////////////////////////////////////////////////////////////
308  IGV12_ISR :
310 RTI;
312 .dw 0xFFFF
313 .dw 0xFFFF
314 .dw 0xFFFF
315 .dw 0xFFFF
316 .dw 0xFFFF
317 .dw 0xFFFF
318 .dw 0xFFFF
320 /////////////////////////////////////////////////////////////////////////////
321 ///////////////////////// IGV13 ISR             /////////////////////////////
322 /////////////////////////////////////////////////////////////////////////////
324  IGV13_ISR :
326 RTI;
328 .dw 0xFFFF
329 .dw 0xFFFF
330 .dw 0xFFFF
331 .dw 0xFFFF
332 .dw 0xFFFF
333 .dw 0xFFFF
334 .dw 0xFFFF
336 /////////////////////////////////////////////////////////////////////////////
337 ///////////////////////// IGV14 ISR             /////////////////////////////
338 /////////////////////////////////////////////////////////////////////////////
340  IGV14_ISR :
342 RTI;
344 .dw 0xFFFF
345 .dw 0xFFFF
346 .dw 0xFFFF
347 .dw 0xFFFF
348 .dw 0xFFFF
349 .dw 0xFFFF
350 .dw 0xFFFF
352 /////////////////////////////////////////////////////////////////////////////
353 ///////////////////////// IGV15 ISR             /////////////////////////////
354 /////////////////////////////////////////////////////////////////////////////
356  IGV15_ISR :
358 RTI;
360 .dw 0xFFFF
361 .dw 0xFFFF
362 .dw 0xFFFF
363 .dw 0xFFFF
364 .dw 0xFFFF
365 .dw 0xFFFF
366 .dw 0xFFFF
368 /////////////////////////////////////////////////////////////////////////////
369 ///////////////////////// USER CODE             /////////////////////////////
370 /////////////////////////////////////////////////////////////////////////////
373  USER_CODE :
375     P0 = 0x5 (Z);
376     P1 = 0xa (Z);
378     P2 = 0x0100 (Z);
379     P2.H = 0x00f0;
380     R0 = 0xf0f0 (Z);
381     R0.H = 0x0f0f;
383 NOP;NOP;NOP;NOP;
384 NOP;NOP;NOP;NOP;
385 NOP;NOP;NOP;NOP;
386 NOP;NOP;NOP;NOP;
387 NOP;NOP;NOP;NOP;
388 NOP;NOP;NOP;NOP;
389 NOP;NOP;NOP;NOP;
390 NOP;NOP;NOP;NOP;
391 NOP;NOP;NOP;NOP;
392 NOP;NOP;NOP;NOP;
393 NOP;NOP;NOP;NOP;
394 NOP;NOP;NOP;NOP;
395 NOP;NOP;NOP;NOP;
396 NOP;NOP;NOP;NOP;
397 NOP;NOP;NOP;NOP;
398 NOP;NOP;NOP;NOP;
399 NOP;NOP;NOP;NOP;
400 NOP;NOP;NOP;NOP;
401 NOP;NOP;NOP;NOP;
403 dbg_pass;        // Call Endtest Macro
405 /////////////////////////////////////////////////////////////////////////////
406 ///////////////////////// DATA MEMRORY          /////////////////////////////
407 /////////////////////////////////////////////////////////////////////////////
409 .section MEM_0x00F00100,"aw"
410 .dd 0x01010101;
411 .dd 0x02020202;
412 .dd 0x03030303;
413 .dd 0x04040404;
414 .dd 0x05050505;
415 .dd 0x06060606;
416 .dd 0x07070707;
417 .dd 0x08080808;
418 .dd 0x09090909;
419 .dd 0x0a0a0a0a;
420 .dd 0x0b0b0b0b;
421 .dd 0x0c0c0c0c;
422 .dd 0x0d0d0d0d;
423 .dd 0x0e0e0e0e;
424 .dd 0x0f0f0f0f;
426 // Define Kernal Stack
427 .section MEM_0x00F00210,"aw"
428     .space (STACKSIZE);
429      KSTACK :
431     .space (STACKSIZE);
432      USTACK :
434 /////////////////////////////////////////////////////////////////////////////
435 ///////////////////////// END OF TEST           /////////////////////////////
436 /////////////////////////////////////////////////////////////////////////////