Automatic date update in version.in
[binutils-gdb.git] / sim / testsuite / frv / ftiu.cgs
blobadc40bead176823bf7b16be09a9229b79d4066e3
1 # frv testcase for ftiu $FCCi_2,$GRi,$s12
2 # mach: all
4         .include "testutils.inc"
6         start
8         .global ftiu
9 ftiu:
10         and_spr_immed   -4081,tbr               ; clear tbr.tt
11         set_gr_spr      tbr,gr7
12         inc_gr_immed    2112,gr7                ; address of exception handler
13         set_bctrlr_0_0  gr7     ; bctrlr 0,0
15         set_spr_immed   128,lcr
16         set_gr_immed    0,gr7
18         set_spr_addr    bad,lr
19         set_fcc         0x0 0
20         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
22         set_psr_et      1
23         set_spr_addr    ok1,lr
24         set_fcc         0x1 0
25         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
26         fail
27 ok1:
28         set_spr_addr    bad,lr
29         set_fcc         0x2 0
30         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
32         set_psr_et      1
33         set_spr_addr    ok3,lr
34         set_fcc         0x3 0
35         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
36         fail
37 ok3:
38         set_spr_addr    bad,lr
39         set_fcc         0x4 0
40         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
42         set_psr_et      1
43         set_spr_addr    ok5,lr
44         set_fcc         0x5 0
45         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
46         fail
47 ok5:
48         set_spr_addr    bad,lr
49         set_fcc         0x6 0
50         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
52         set_psr_et      1
53         set_spr_addr    ok7,lr
54         set_fcc         0x7 0
55         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
56         fail
57 ok7:
58         set_spr_addr    bad,lr
59         set_fcc         0x8 0
60         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
62         set_psr_et      1
63         set_spr_addr    ok9,lr
64         set_fcc         0x9 0
65         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
66         fail
67 ok9:
68         set_spr_addr    bad,lr
69         set_fcc         0xa 0
70         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
72         set_psr_et      1
73         set_spr_addr    okb,lr
74         set_fcc         0xb 0
75         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
76         fail
77 okb:
78         set_spr_addr    bad,lr
79         set_fcc         0xc 0
80         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
82         set_psr_et      1
83         set_spr_addr    okd,lr
84         set_fcc         0xd 0
85         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
86         fail
87 okd:
88         set_spr_addr    bad,lr
89         set_fcc         0xe 0
90         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
92         set_psr_et      1
93         set_spr_addr    okf,lr
94         set_fcc         0xf 0
95         ftiu            fcc0,gr7,4      ; should branch to tbr + (128 + 4)*16
96         fail
97 okf:
98         pass
99 bad:
100         fail