[PATCH 53/57][Arm][OBJDUMP] Add support for MVE instructions: vand, vbrsr, vcls,...
[binutils-gdb.git] / ld / testsuite / ld-x86-64 / plt2.dd
blob7c05c6ff1f710d2f1981efcc4d3b9fded40c03ee
1 #source: plt2.s
2 #as: --64
3 #ld: -z now -melf_x86_64
4 #objdump: -dwr
5 #target: i?86-*-*
7 .*: +file format .*
10 Disassembly of section .plt:
12 0+400220 <.plt>:
13  +[a-f0-9]+:    ff 35 7a 01 20 00       pushq  0x20017a\(%rip\)        # 6003a0 <_GLOBAL_OFFSET_TABLE_\+0x8>
14  +[a-f0-9]+:    ff 25 7c 01 20 00       jmpq   \*0x20017c\(%rip\)        # 6003a8 <_GLOBAL_OFFSET_TABLE_\+0x10>
15  +[a-f0-9]+:    0f 1f 40 00             nopl   0x0\(%rax\)
17 0+400230 <fn1@plt>:
18  +[a-f0-9]+:    ff 25 7a 01 20 00       jmpq   \*0x20017a\(%rip\)        # 6003b0 <fn1>
19  +[a-f0-9]+:    68 00 00 00 00          pushq  \$0x0
20  +[a-f0-9]+:    e9 e0 ff ff ff          jmpq   400220 <.plt>
22 0+400240 <fn2@plt>:
23  +[a-f0-9]+:    ff 25 72 01 20 00       jmpq   \*0x200172\(%rip\)        # 6003b8 <fn2>
24  +[a-f0-9]+:    68 01 00 00 00          pushq  \$0x1
25  +[a-f0-9]+:    e9 d0 ff ff ff          jmpq   400220 <.plt>
27 Disassembly of section .text:
29 0+400250 <_start>:
30  +[a-f0-9]+:    e8 db ff ff ff          callq  400230 <fn1@plt>
31  +[a-f0-9]+:    e8 e6 ff ff ff          callq  400240 <fn2@plt>
32  +[a-f0-9]+:    81 7c 24 08 30 02 40 00         cmpl   \$0x400230,0x8\(%rsp\)
33 #pass