AArch64: Add SVE DWARF registers
[binutils-gdb.git] / ld / testsuite / ld-mips-elf / pr21375suh.dd
blobfd91e2db75ae7ccfd28acc0d91cd536c044598ae
1 .*: +file format .*mips.*
3 Disassembly of section \.text:
5 [0-9a-f]+ <foo>:
6  *[0-9a-f]+:    41bc 0001       lui     gp,0x1
7  *[0-9a-f]+:    339c 804f       addiu   gp,gp,-32689
8  *[0-9a-f]+:    033c e150       addu    gp,gp,t9
9  *[0-9a-f]+:    3320 0000       li      t9,0
10  *[0-9a-f]+:    3080 0000       li      a0,0
11  *[0-9a-f]+:    4599            jr      t9
12  *[0-9a-f]+:    6e42            addiu   a0,a0,4
13         \.\.\.
15 [0-9a-f]+ <bar>:
16  *[0-9a-f]+:    41bc 0001       lui     gp,0x1
17  *[0-9a-f]+:    339c 801f       addiu   gp,gp,-32737
18  *[0-9a-f]+:    033c e150       addu    gp,gp,t9
19  *[0-9a-f]+:    303c 8020       addiu   at,gp,-32736
20  *[0-9a-f]+:    6321 0000       lwl     t9,0\(at\)
21  *[0-9a-f]+:    303c 8020       addiu   at,gp,-32736
22  *[0-9a-f]+:    6081 1000       lwr     a0,0\(at\)
23  *[0-9a-f]+:    4599            jr      t9
24  *[0-9a-f]+:    6e42            addiu   a0,a0,4
25         \.\.\.