mb/google/brya/var/omnigul: Modify NVMe and UFS Storage support
[coreboot.git] / src / mainboard / apple / macbook21 / acpi / ich7_pci_irqs.asl
blob3dce0dbd958ed463789317e0e2d77907b5472998
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 /* This is board specific information: IRQ routing for the
4  * 0:1e.0 PCI bridge of the ICH7
5  */
7 If (PICM) {
8         Return (Package() {
9                 Package (0x04) { 0x0000FFFF, 0x00, 0x00, 0x15 },
10                 Package (0x04) { 0x0000FFFF, 0x01, 0x00, 0x16 },
11                 Package (0x04) { 0x0000FFFF, 0x02, 0x00, 0x17 },
12                 Package (0x04) { 0x0000FFFF, 0x03, 0x00, 0x14 },
13                 Package (0x04) { 0x0001FFFF, 0x00, 0x00, 0x16 },
14                 Package (0x04) { 0x0001FFFF, 0x01, 0x00, 0x15 },
15                 Package (0x04) { 0x0001FFFF, 0x02, 0x00, 0x14 },
16                 Package (0x04) { 0x0001FFFF, 0x03, 0x00, 0x17 },
17                 Package (0x04) { 0x0002FFFF, 0x00, 0x00, 0x12 },
18                 Package (0x04) { 0x0002FFFF, 0x01, 0x00, 0x13 },
19                 Package (0x04) { 0x0002FFFF, 0x02, 0x00, 0x11 },
20                 Package (0x04) { 0x0002FFFF, 0x03, 0x00, 0x10 },
21                 Package (0x04) { 0x0003FFFF, 0x00, 0x00, 0x13 },
22                 Package (0x04) { 0x0003FFFF, 0x01, 0x00, 0x12 },
23                 Package (0x04) { 0x0003FFFF, 0x02, 0x00, 0x15 },
24                 Package (0x04) { 0x0003FFFF, 0x03, 0x00, 0x16 },
25                 Package (0x04) { 0x0005FFFF, 0x00, 0x00, 0x11 },
26                 Package (0x04) { 0x0005FFFF, 0x01, 0x00, 0x14 },
27                 Package (0x04) { 0x0005FFFF, 0x02, 0x00, 0x16 },
28                 Package (0x04) { 0x0005FFFF, 0x03, 0x00, 0x15 },
29                 Package (0x04) { 0x0008FFFF, 0x00, 0x00, 0x14 }
30         })
31  } Else {
32         Return (Package() {
33                 Package (0x04) { 0x0000FFFF, 0x00, \_SB.PCI0.LPCB.LNKF, 0x00 },
34                 Package (0x04) { 0x0000FFFF, 0x01, \_SB.PCI0.LPCB.LNKG, 0x00 },
35                 Package (0x04) { 0x0000FFFF, 0x02, \_SB.PCI0.LPCB.LNKH, 0x00 },
36                 Package (0x04) { 0x0000FFFF, 0x03, \_SB.PCI0.LPCB.LNKE, 0x00 },
37                 Package (0x04) { 0x0001FFFF, 0x00, \_SB.PCI0.LPCB.LNKG, 0x00 },
38                 Package (0x04) { 0x0001FFFF, 0x01, \_SB.PCI0.LPCB.LNKF, 0x00 },
39                 Package (0x04) { 0x0001FFFF, 0x02, \_SB.PCI0.LPCB.LNKE, 0x00 },
40                 Package (0x04) { 0x0001FFFF, 0x03, \_SB.PCI0.LPCB.LNKH, 0x00 },
41                 Package (0x04) { 0x0002FFFF, 0x00, \_SB.PCI0.LPCB.LNKC, 0x00 },
42                 Package (0x04) { 0x0002FFFF, 0x01, \_SB.PCI0.LPCB.LNKD, 0x00 },
43                 Package (0x04) { 0x0002FFFF, 0x02, \_SB.PCI0.LPCB.LNKB, 0x00 },
44                 Package (0x04) { 0x0002FFFF, 0x03, \_SB.PCI0.LPCB.LNKA, 0x00 },
45                 Package (0x04) { 0x0003FFFF, 0x00, \_SB.PCI0.LPCB.LNKD, 0x00 },
46                 Package (0x04) { 0x0003FFFF, 0x01, \_SB.PCI0.LPCB.LNKC, 0x00 },
47                 Package (0x04) { 0x0003FFFF, 0x02, \_SB.PCI0.LPCB.LNKF, 0x00 },
48                 Package (0x04) { 0x0003FFFF, 0x03, \_SB.PCI0.LPCB.LNKG, 0x00 },
49                 Package (0x04) { 0x0005FFFF, 0x00, \_SB.PCI0.LPCB.LNKB, 0x00 },
50                 Package (0x04) { 0x0005FFFF, 0x01, \_SB.PCI0.LPCB.LNKE, 0x00 },
51                 Package (0x04) { 0x0005FFFF, 0x02, \_SB.PCI0.LPCB.LNKG, 0x00 },
52                 Package (0x04) { 0x0005FFFF, 0x03, \_SB.PCI0.LPCB.LNKF, 0x00 },
53                 Package (0x04) { 0x0008FFFF, 0x00, \_SB.PCI0.LPCB.LNKE, 0x00 }
54         })