mb/system76/cml-u/dt: Make use of chipset devicetree
[coreboot.git] / src / soc / mediatek / mt8195 / mtcmos.c
blobb643167e0443c02f7d9fdad063b3894f100ec3cf
1 /* SPDX-License-Identifier: GPL-2.0-only OR MIT */
3 #include <device/mmio.h>
4 #include <soc/infracfg.h>
5 #include <soc/mtcmos.h>
7 enum {
8 VPPSYS0_PROT_STEP_6_MASK = 0x00100000,
9 VPPSYS0_PROT_STEP_5_MASK = 0x0007F8FF,
10 VPPSYS0_PROT_STEP_4_MASK = 0x00800000,
11 VPPSYS0_PROT_STEP_3_MASK = 0x01600300,
12 VPPSYS0_PROT_STEP_2_MASK = 0x80381DC7,
13 VPPSYS0_PROT_STEP_1_MASK = 0x00000400,
15 VDOSYS0_PROT_STEP_5_MASK = 0x00200000,
16 VDOSYS0_PROT_STEP_4_MASK = 0x3FC00000,
17 VDOSYS0_PROT_STEP_3_MASK = 0x00000040,
18 VDOSYS0_PROT_STEP_2_MASK = 0x00800000,
19 VDOSYS0_PROT_STEP_1_MASK = 0x403E6238,
21 VPPSYS1_PROT_STEP_3_MASK = 0x000400C0,
22 VPPSYS1_PROT_STEP_2_MASK = 0x00800000,
23 VPPSYS1_PROT_STEP_1_MASK = 0x000001E0,
25 VDOSYS1_PROT_STEP_3_MASK = 0x00000400,
26 VDOSYS1_PROT_STEP_2_MASK = 0x00400000,
27 VDOSYS1_PROT_STEP_1_MASK = 0xC0000000,
29 ADSP_PROT_STEP_1_MASK = 0x0001D000,
31 AUDIO_PROT_STEP_1_MASK = 0x00000A00,
34 void mtcmos_protect_display_bus(void)
36 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_sub_infra_vdnr_clr,
37 VPPSYS0_PROT_STEP_6_MASK);
38 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr_2,
39 VPPSYS0_PROT_STEP_5_MASK);
40 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_clr,
41 VPPSYS0_PROT_STEP_4_MASK);
42 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr_2,
43 VPPSYS0_PROT_STEP_3_MASK);
44 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
45 VPPSYS0_PROT_STEP_2_MASK);
46 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_clr,
47 VPPSYS0_PROT_STEP_1_MASK);
49 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_sub_infra_vdnr_clr,
50 VDOSYS0_PROT_STEP_5_MASK);
51 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
52 VDOSYS0_PROT_STEP_4_MASK);
53 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_clr,
54 VDOSYS0_PROT_STEP_3_MASK);
55 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr_2,
56 VDOSYS0_PROT_STEP_2_MASK);
57 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
58 VDOSYS0_PROT_STEP_1_MASK);
60 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr_2,
61 VPPSYS1_PROT_STEP_3_MASK);
62 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
63 VPPSYS1_PROT_STEP_2_MASK);
64 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
65 VPPSYS1_PROT_STEP_1_MASK);
67 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr_2,
68 VDOSYS1_PROT_STEP_3_MASK);
69 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
70 VDOSYS1_PROT_STEP_2_MASK);
71 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_mm_clr,
72 VDOSYS1_PROT_STEP_1_MASK);
75 void mtcmos_protect_audio_bus(void)
77 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_clr_2,
78 ADSP_PROT_STEP_1_MASK);
80 write32(&mt8195_infracfg_ao->infra_topaxi_protecten_clr_2,
81 AUDIO_PROT_STEP_1_MASK);