payloads/edk2: Disable the CPU Timer Lib unless supported
[coreboot.git] / src / mainboard / asrock / g41c-gs / acpi / ich7_pci_irqs.asl
blob13477986e148a8634b010fc589683ead5abc54e2
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 /*
4  * This is board specific information:
5  * IRQ routing for the 0:1e.0 PCI bridge of the ICH7
6  */
8 #if CONFIG(BOARD_ASROCK_G41M_VS3_R2_0)
9 If (PICM) {
10         Return (Package() {
11                 /* PCI1 SLOT 1 */
12                 Package() { 0x0000ffff, 0, 0, 0x11},
13                 Package() { 0x0000ffff, 1, 0, 0x12},
14                 Package() { 0x0000ffff, 2, 0, 0x13},
15                 Package() { 0x0000ffff, 3, 0, 0x10},
17                 /* PCI1 SLOT 2 */
18                 Package() { 0x0002ffff, 0, 0, 0x17},
19                 Package() { 0x0002ffff, 1, 0, 0x14},
20                 Package() { 0x0002ffff, 2, 0, 0x15},
21                 Package() { 0x0002ffff, 3, 0, 0x16},
23                 /* device not in lspci but in vendor DSDT */
24                 /* Package() { 0x0008ffff, 0, 0, 0x14}, */
25         })
26 } Else {
27         Return (Package() {
28                 Package() { 0x0001ffff, 0, \_SB.PCI0.LPCB.LNKB, 0},
29                 Package() { 0x0001ffff, 1, \_SB.PCI0.LPCB.LNKC, 0},
30                 Package() { 0x0001ffff, 2, \_SB.PCI0.LPCB.LNKD, 0},
31                 Package() { 0x0001ffff, 3, \_SB.PCI0.LPCB.LNKA, 0},
33                 Package() { 0x0002ffff, 0, \_SB.PCI0.LPCB.LNKH, 0},
34                 Package() { 0x0002ffff, 1, \_SB.PCI0.LPCB.LNKE, 0},
35                 Package() { 0x0002ffff, 2, \_SB.PCI0.LPCB.LNKF, 0},
36                 Package() { 0x0002ffff, 3, \_SB.PCI0.LPCB.LNKG, 0},
38                 /* device not in lspci but in vendor DSDT */
39                 /* Package() { 0x0008ffff, 0, \_SB.PCI0.LPCB.LNKE, 0}, */
40         })
42 #else
43 /* CONFIG(BOARD_ASROCK_G41C_GS_R2_0) \
44         || CONFIG(BOARD_ASROCK_G41C_GS) \
45         || CONFIG(BOARD_ASROCK_G41M_GS) */
46 If (PICM) {
47         Return (Package() {
48                 /* PCI1 SLOT 1 */
49                 Package() { 0x0001ffff, 0, 0, 0x16},
50                 Package() { 0x0001ffff, 1, 0, 0x17},
51                 Package() { 0x0001ffff, 2, 0, 0x14},
52                 Package() { 0x0001ffff, 3, 0, 0x15},
54                 /* PCI1 SLOT 2 */
55                 Package() { 0x0002ffff, 0, 0, 0x17},
56                 Package() { 0x0002ffff, 1, 0, 0x14},
57                 Package() { 0x0002ffff, 2, 0, 0x15},
58                 Package() { 0x0002ffff, 3, 0, 0x16},
60                 /* device not in lspci but in vendor DSDT */
61                 /* Package() { 0x0008ffff, 0, 0, 0x14}, */
62         })
63 } Else {
64         Return (Package() {
65                 Package() { 0x0001ffff, 0, \_SB.PCI0.LPCB.LNKG, 0},
66                 Package() { 0x0001ffff, 1, \_SB.PCI0.LPCB.LNKH, 0},
67                 Package() { 0x0001ffff, 2, \_SB.PCI0.LPCB.LNKE, 0},
68                 Package() { 0x0001ffff, 3, \_SB.PCI0.LPCB.LNKF, 0},
70                 Package() { 0x0002ffff, 0, \_SB.PCI0.LPCB.LNKH, 0},
71                 Package() { 0x0002ffff, 1, \_SB.PCI0.LPCB.LNKE, 0},
72                 Package() { 0x0002ffff, 2, \_SB.PCI0.LPCB.LNKF, 0},
73                 Package() { 0x0002ffff, 3, \_SB.PCI0.LPCB.LNKG, 0},
75                 /* device not in lspci but in vendor DSDT */
76                 /* Package() { 0x0008ffff, 0, \_SB.PCI0.LPCB.LNKE, 0}, */
77         })
79 #endif