payloads/edk2: Disable the CPU Timer Lib unless supported
[coreboot.git] / src / mainboard / foxconn / d41s / gpio.c
blobbeaa2f9ad6510df7e5989c2494538018b12ce727
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_NATIVE,
8 .gpio2 = GPIO_MODE_NATIVE,
9 .gpio3 = GPIO_MODE_NATIVE,
10 .gpio4 = GPIO_MODE_NATIVE,
11 .gpio5 = GPIO_MODE_NATIVE,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_GPIO,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio11 = GPIO_MODE_NATIVE,
18 .gpio12 = GPIO_MODE_GPIO,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_GPIO,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_NATIVE,
23 .gpio17 = GPIO_MODE_NATIVE,
24 .gpio18 = GPIO_MODE_NATIVE,
25 .gpio19 = GPIO_MODE_NATIVE,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_NATIVE,
28 .gpio22 = GPIO_MODE_NATIVE,
29 .gpio23 = GPIO_MODE_NATIVE,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_GPIO,
32 .gpio26 = GPIO_MODE_GPIO,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_NATIVE,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_NATIVE,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_OUTPUT,
42 .gpio6 = GPIO_DIR_OUTPUT,
43 .gpio7 = GPIO_DIR_OUTPUT,
44 .gpio8 = GPIO_DIR_OUTPUT,
45 .gpio9 = GPIO_DIR_OUTPUT,
46 .gpio10 = GPIO_DIR_OUTPUT,
47 .gpio12 = GPIO_DIR_OUTPUT,
48 .gpio13 = GPIO_DIR_OUTPUT,
49 .gpio14 = GPIO_DIR_OUTPUT,
50 .gpio15 = GPIO_DIR_OUTPUT,
51 .gpio24 = GPIO_DIR_OUTPUT,
52 .gpio25 = GPIO_DIR_OUTPUT,
53 .gpio26 = GPIO_DIR_OUTPUT,
54 .gpio27 = GPIO_DIR_OUTPUT,
55 .gpio28 = GPIO_DIR_OUTPUT,
58 static const struct pch_gpio_set1 pch_gpio_set1_level = {
59 .gpio0 = GPIO_LEVEL_LOW,
60 .gpio6 = GPIO_LEVEL_LOW,
61 .gpio7 = GPIO_LEVEL_LOW,
62 .gpio8 = GPIO_LEVEL_LOW,
63 .gpio9 = GPIO_LEVEL_LOW,
64 .gpio10 = GPIO_LEVEL_LOW,
65 .gpio12 = GPIO_LEVEL_LOW,
66 .gpio13 = GPIO_LEVEL_LOW,
67 .gpio14 = GPIO_LEVEL_LOW,
68 .gpio15 = GPIO_LEVEL_LOW,
69 .gpio24 = GPIO_LEVEL_LOW,
70 .gpio25 = GPIO_LEVEL_LOW,
71 .gpio26 = GPIO_LEVEL_LOW,
72 .gpio27 = GPIO_LEVEL_LOW,
73 .gpio28 = GPIO_LEVEL_LOW,
76 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
79 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
82 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
85 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
86 .gpio32 = GPIO_MODE_NATIVE,
87 .gpio33 = GPIO_MODE_GPIO,
88 .gpio34 = GPIO_MODE_GPIO,
89 .gpio35 = GPIO_MODE_NATIVE,
90 .gpio36 = GPIO_MODE_NATIVE,
91 .gpio37 = GPIO_MODE_NATIVE,
92 .gpio38 = GPIO_MODE_GPIO,
93 .gpio39 = GPIO_MODE_GPIO,
94 .gpio40 = GPIO_MODE_NATIVE,
95 .gpio41 = GPIO_MODE_NATIVE,
96 .gpio42 = GPIO_MODE_NATIVE,
97 .gpio43 = GPIO_MODE_NATIVE,
98 .gpio44 = GPIO_MODE_NATIVE,
99 .gpio45 = GPIO_MODE_NATIVE,
100 .gpio46 = GPIO_MODE_NATIVE,
101 .gpio47 = GPIO_MODE_NATIVE,
102 .gpio48 = GPIO_MODE_NATIVE,
103 .gpio49 = GPIO_MODE_NATIVE,
104 .gpio50 = GPIO_MODE_NATIVE,
105 .gpio51 = GPIO_MODE_NATIVE,
106 .gpio52 = GPIO_MODE_NATIVE,
107 .gpio53 = GPIO_MODE_NATIVE,
108 .gpio54 = GPIO_MODE_NATIVE,
109 .gpio55 = GPIO_MODE_NATIVE,
110 .gpio56 = GPIO_MODE_NATIVE,
111 .gpio57 = GPIO_MODE_NATIVE,
112 .gpio58 = GPIO_MODE_NATIVE,
113 .gpio59 = GPIO_MODE_NATIVE,
114 .gpio60 = GPIO_MODE_NATIVE,
115 .gpio61 = GPIO_MODE_NATIVE,
116 .gpio62 = GPIO_MODE_NATIVE,
117 .gpio63 = GPIO_MODE_NATIVE,
120 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
121 .gpio33 = GPIO_DIR_INPUT,
122 .gpio34 = GPIO_DIR_INPUT,
123 .gpio38 = GPIO_DIR_INPUT,
124 .gpio39 = GPIO_DIR_INPUT,
127 static const struct pch_gpio_set2 pch_gpio_set2_level = {
130 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
133 const struct pch_gpio_map mainboard_gpio_map = {
134 .set1 = {
135 .mode = &pch_gpio_set1_mode,
136 .direction = &pch_gpio_set1_direction,
137 .level = &pch_gpio_set1_level,
138 .blink = &pch_gpio_set1_blink,
139 .invert = &pch_gpio_set1_invert,
140 .reset = &pch_gpio_set1_reset,
142 .set2 = {
143 .mode = &pch_gpio_set2_mode,
144 .direction = &pch_gpio_set2_direction,
145 .level = &pch_gpio_set2_level,
146 .reset = &pch_gpio_set2_reset,