1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode
= {
6 .gpio0
= GPIO_MODE_GPIO
,
7 .gpio1
= GPIO_MODE_GPIO
,
8 .gpio2
= GPIO_MODE_GPIO
,
9 .gpio3
= GPIO_MODE_GPIO
, /* DOCK0 */
10 .gpio4
= GPIO_MODE_GPIO
, /* DOCK1 */
11 .gpio5
= GPIO_MODE_GPIO
, /* DOCK2 */
12 .gpio6
= GPIO_MODE_GPIO
,
13 .gpio7
= GPIO_MODE_GPIO
, /* -SC_DTCT */
14 .gpio8
= GPIO_MODE_GPIO
,
15 .gpio9
= GPIO_MODE_NATIVE
,
16 .gpio10
= GPIO_MODE_GPIO
,
17 .gpio11
= GPIO_MODE_NATIVE
,
18 .gpio12
= GPIO_MODE_NATIVE
,
19 .gpio13
= GPIO_MODE_GPIO
,
20 .gpio14
= GPIO_MODE_NATIVE
,
21 .gpio15
= GPIO_MODE_GPIO
,
22 .gpio16
= GPIO_MODE_GPIO
, /* -1394_DTCT */
23 .gpio17
= GPIO_MODE_GPIO
, /* DGFX_PWRGD */
24 .gpio18
= GPIO_MODE_NATIVE
,
25 .gpio19
= GPIO_MODE_NATIVE
,
26 .gpio20
= GPIO_MODE_NATIVE
,
27 .gpio21
= GPIO_MODE_GPIO
,
28 .gpio22
= GPIO_MODE_GPIO
,
29 .gpio23
= GPIO_MODE_NATIVE
,
30 .gpio24
= GPIO_MODE_GPIO
,
31 .gpio25
= GPIO_MODE_NATIVE
,
32 .gpio26
= GPIO_MODE_NATIVE
,
33 .gpio27
= GPIO_MODE_GPIO
,
34 .gpio28
= GPIO_MODE_GPIO
,
35 .gpio29
= GPIO_MODE_GPIO
,
36 .gpio30
= GPIO_MODE_GPIO
,
37 .gpio31
= GPIO_MODE_NATIVE
,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction
= {
41 .gpio0
= GPIO_DIR_INPUT
,
42 .gpio1
= GPIO_DIR_INPUT
,
43 .gpio2
= GPIO_DIR_INPUT
,
44 .gpio3
= GPIO_DIR_INPUT
,
45 .gpio4
= GPIO_DIR_INPUT
,
46 .gpio5
= GPIO_DIR_INPUT
,
47 .gpio6
= GPIO_DIR_INPUT
,
48 .gpio7
= GPIO_DIR_INPUT
,
49 .gpio8
= GPIO_DIR_OUTPUT
,
50 .gpio10
= GPIO_DIR_OUTPUT
,
51 .gpio13
= GPIO_DIR_INPUT
,
52 .gpio15
= GPIO_DIR_OUTPUT
,
53 .gpio16
= GPIO_DIR_INPUT
,
54 .gpio17
= GPIO_DIR_INPUT
,
55 .gpio21
= GPIO_DIR_INPUT
,
56 .gpio22
= GPIO_DIR_OUTPUT
,
57 .gpio24
= GPIO_DIR_OUTPUT
,
58 .gpio27
= GPIO_DIR_OUTPUT
,
59 .gpio28
= GPIO_DIR_OUTPUT
,
60 .gpio29
= GPIO_DIR_OUTPUT
,
61 .gpio30
= GPIO_DIR_OUTPUT
,
64 static const struct pch_gpio_set1 pch_gpio_set1_level
= {
65 .gpio8
= GPIO_LEVEL_HIGH
,
66 .gpio9
= GPIO_LEVEL_HIGH
,
67 .gpio10
= GPIO_LEVEL_HIGH
,
68 .gpio11
= GPIO_LEVEL_HIGH
,
69 .gpio12
= GPIO_LEVEL_HIGH
,
70 .gpio14
= GPIO_LEVEL_HIGH
,
71 .gpio15
= GPIO_LEVEL_HIGH
,
72 .gpio18
= GPIO_LEVEL_LOW
,
73 .gpio19
= GPIO_LEVEL_LOW
,
74 .gpio20
= GPIO_LEVEL_HIGH
,
75 .gpio22
= GPIO_LEVEL_LOW
,
76 .gpio23
= GPIO_LEVEL_HIGH
,
77 .gpio24
= GPIO_LEVEL_HIGH
,
78 .gpio25
= GPIO_LEVEL_HIGH
,
79 .gpio26
= GPIO_LEVEL_HIGH
,
80 .gpio27
= GPIO_LEVEL_HIGH
,
81 .gpio28
= GPIO_LEVEL_HIGH
,
82 .gpio29
= GPIO_LEVEL_HIGH
,
83 .gpio30
= GPIO_LEVEL_HIGH
,
84 .gpio31
= GPIO_LEVEL_LOW
,
87 static const struct pch_gpio_set1 pch_gpio_set1_reset
= {
88 .gpio24
= GPIO_RESET_RSMRST
,
89 .gpio30
= GPIO_RESET_RSMRST
,
92 static const struct pch_gpio_set1 pch_gpio_set1_blink
= {
93 .gpio18
= GPIO_NO_BLINK
,
96 static const struct pch_gpio_set1 pch_gpio_set1_invert
= {
99 .gpio13
= GPIO_INVERT
,
102 static const struct pch_gpio_set2 pch_gpio_set2_mode
= {
103 .gpio32
= GPIO_MODE_NATIVE
,
104 .gpio33
= GPIO_MODE_NATIVE
,
105 .gpio34
= GPIO_MODE_NATIVE
,
106 .gpio35
= GPIO_MODE_NATIVE
,
107 .gpio36
= GPIO_MODE_GPIO
, /* PLANARID0 */
108 .gpio37
= GPIO_MODE_GPIO
, /* PLANARID1 */
109 .gpio38
= GPIO_MODE_GPIO
, /* PLANARID2 */
110 .gpio39
= GPIO_MODE_GPIO
, /* PLANARID3 */
111 .gpio40
= GPIO_MODE_NATIVE
,
112 .gpio41
= GPIO_MODE_GPIO
, /* -MDC_KILL */
113 .gpio42
= GPIO_MODE_GPIO
, /* SMB_3B_EN */
114 .gpio43
= GPIO_MODE_NATIVE
,
115 .gpio44
= GPIO_MODE_NATIVE
,
116 .gpio45
= GPIO_MODE_NATIVE
,
117 .gpio46
= GPIO_MODE_NATIVE
,
118 .gpio47
= GPIO_MODE_NATIVE
,
119 .gpio48
= GPIO_MODE_GPIO
, /* -BDC_PRESENCE */
120 .gpio49
= GPIO_MODE_GPIO
, /* GFX_PWR_EN_D */
121 .gpio50
= GPIO_MODE_GPIO
, /* BKLT_CTRL_SEL */
122 .gpio51
= GPIO_MODE_NATIVE
,
123 .gpio52
= GPIO_MODE_GPIO
, /* DISCRETE_ENABLE */
124 .gpio53
= GPIO_MODE_GPIO
,
125 .gpio54
= GPIO_MODE_GPIO
, /* DDC_MUX_SEL */
126 .gpio55
= GPIO_MODE_NATIVE
,
127 .gpio56
= GPIO_MODE_NATIVE
,
128 .gpio57
= GPIO_MODE_GPIO
, /* -DEBUGCARD */
129 .gpio58
= GPIO_MODE_NATIVE
,
130 .gpio59
= GPIO_MODE_NATIVE
,
131 .gpio60
= GPIO_MODE_NATIVE
,
132 .gpio61
= GPIO_MODE_NATIVE
,
133 .gpio62
= GPIO_MODE_NATIVE
,
134 .gpio63
= GPIO_MODE_NATIVE
,
137 static const struct pch_gpio_set2 pch_gpio_set2_direction
= {
138 .gpio36
= GPIO_DIR_INPUT
,
139 .gpio37
= GPIO_DIR_INPUT
,
140 .gpio38
= GPIO_DIR_INPUT
,
141 .gpio39
= GPIO_DIR_INPUT
,
142 .gpio41
= GPIO_DIR_OUTPUT
,
143 .gpio42
= GPIO_DIR_OUTPUT
,
144 .gpio48
= GPIO_DIR_INPUT
,
145 .gpio49
= GPIO_DIR_OUTPUT
,
146 .gpio50
= GPIO_DIR_OUTPUT
,
147 .gpio52
= GPIO_DIR_OUTPUT
,
148 .gpio53
= GPIO_DIR_OUTPUT
,
149 .gpio54
= GPIO_DIR_OUTPUT
,
150 .gpio57
= GPIO_DIR_INPUT
,
153 static const struct pch_gpio_set2 pch_gpio_set2_level
= {
154 .gpio32
= GPIO_LEVEL_HIGH
,
155 .gpio33
= GPIO_LEVEL_HIGH
,
156 .gpio34
= GPIO_LEVEL_HIGH
,
157 .gpio35
= GPIO_LEVEL_HIGH
,
158 .gpio40
= GPIO_LEVEL_HIGH
,
159 .gpio41
= GPIO_LEVEL_HIGH
,
160 .gpio42
= GPIO_LEVEL_HIGH
,
161 .gpio43
= GPIO_LEVEL_HIGH
,
162 .gpio44
= GPIO_LEVEL_LOW
,
163 .gpio45
= GPIO_LEVEL_HIGH
,
164 .gpio46
= GPIO_LEVEL_HIGH
,
165 .gpio47
= GPIO_LEVEL_HIGH
,
166 .gpio49
= GPIO_LEVEL_LOW
,
167 .gpio50
= GPIO_LEVEL_LOW
,
168 .gpio51
= GPIO_LEVEL_HIGH
,
169 .gpio52
= GPIO_LEVEL_LOW
,
170 .gpio53
= GPIO_LEVEL_HIGH
,
171 .gpio54
= GPIO_LEVEL_HIGH
,
172 .gpio55
= GPIO_LEVEL_HIGH
,
173 .gpio56
= GPIO_LEVEL_HIGH
,
174 .gpio58
= GPIO_LEVEL_HIGH
,
175 .gpio59
= GPIO_LEVEL_HIGH
,
176 .gpio60
= GPIO_LEVEL_HIGH
,
177 .gpio61
= GPIO_LEVEL_HIGH
,
178 .gpio62
= GPIO_LEVEL_LOW
,
179 .gpio63
= GPIO_LEVEL_HIGH
,
182 static const struct pch_gpio_set3 pch_gpio_set3_mode
= {
183 .gpio64
= GPIO_MODE_NATIVE
,
184 .gpio65
= GPIO_MODE_NATIVE
,
185 .gpio66
= GPIO_MODE_NATIVE
,
186 .gpio67
= GPIO_MODE_NATIVE
,
187 .gpio68
= GPIO_MODE_NATIVE
,
188 .gpio69
= GPIO_MODE_NATIVE
,
189 .gpio70
= GPIO_MODE_NATIVE
,
190 .gpio71
= GPIO_MODE_NATIVE
,
191 .gpio72
= GPIO_MODE_NATIVE
,
192 .gpio73
= GPIO_MODE_NATIVE
,
193 .gpio74
= GPIO_MODE_NATIVE
,
194 .gpio75
= GPIO_MODE_NATIVE
,
197 static const struct pch_gpio_set3 pch_gpio_set3_direction
= {
200 static const struct pch_gpio_set3 pch_gpio_set3_level
= {
203 const struct pch_gpio_map mainboard_gpio_map
= {
205 .mode
= &pch_gpio_set1_mode
,
206 .direction
= &pch_gpio_set1_direction
,
207 .level
= &pch_gpio_set1_level
,
208 .reset
= &pch_gpio_set1_reset
,
209 .blink
= &pch_gpio_set1_blink
,
210 .invert
= &pch_gpio_set1_invert
,
213 .mode
= &pch_gpio_set2_mode
,
214 .direction
= &pch_gpio_set2_direction
,
215 .level
= &pch_gpio_set2_level
,
218 .mode
= &pch_gpio_set3_mode
,
219 .direction
= &pch_gpio_set3_direction
,
220 .level
= &pch_gpio_set3_level
,