payloads/edk2: Disable the CPU Timer Lib unless supported
[coreboot.git] / src / mainboard / lenovo / x131e / gpio.c
blob541b2b91ee57d48b1d09eb7389c45d2c3e4c2eb5
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio12 = GPIO_MODE_GPIO,
16 .gpio13 = GPIO_MODE_GPIO,
17 .gpio15 = GPIO_MODE_GPIO,
18 .gpio16 = GPIO_MODE_GPIO,
19 .gpio17 = GPIO_MODE_GPIO,
20 .gpio19 = GPIO_MODE_GPIO,
21 .gpio21 = GPIO_MODE_GPIO,
22 .gpio22 = GPIO_MODE_GPIO,
23 .gpio23 = GPIO_MODE_GPIO,
24 .gpio24 = GPIO_MODE_GPIO,
25 .gpio27 = GPIO_MODE_GPIO,
26 .gpio28 = GPIO_MODE_GPIO,
27 .gpio29 = GPIO_MODE_GPIO,
30 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
31 .gpio0 = GPIO_DIR_OUTPUT,
32 .gpio1 = GPIO_DIR_INPUT,
33 .gpio2 = GPIO_DIR_OUTPUT,
34 .gpio3 = GPIO_DIR_OUTPUT,
35 .gpio4 = GPIO_DIR_OUTPUT,
36 .gpio5 = GPIO_DIR_OUTPUT,
37 .gpio6 = GPIO_DIR_INPUT,
38 .gpio7 = GPIO_DIR_INPUT,
39 .gpio8 = GPIO_DIR_OUTPUT,
40 .gpio12 = GPIO_DIR_OUTPUT,
41 .gpio13 = GPIO_DIR_OUTPUT,
42 .gpio15 = GPIO_DIR_INPUT,
43 .gpio16 = GPIO_DIR_OUTPUT,
44 .gpio17 = GPIO_DIR_OUTPUT,
45 .gpio19 = GPIO_DIR_OUTPUT,
46 .gpio21 = GPIO_DIR_OUTPUT,
47 .gpio22 = GPIO_DIR_INPUT,
48 .gpio23 = GPIO_DIR_OUTPUT,
49 .gpio24 = GPIO_DIR_OUTPUT,
50 .gpio27 = GPIO_DIR_INPUT,
51 .gpio28 = GPIO_DIR_OUTPUT,
52 .gpio29 = GPIO_DIR_OUTPUT,
55 static const struct pch_gpio_set1 pch_gpio_set1_level = {
56 .gpio0 = GPIO_LEVEL_HIGH,
57 .gpio2 = GPIO_LEVEL_HIGH,
58 .gpio3 = GPIO_LEVEL_HIGH,
59 .gpio4 = GPIO_LEVEL_HIGH,
60 .gpio5 = GPIO_LEVEL_HIGH,
61 .gpio8 = GPIO_LEVEL_LOW,
62 .gpio12 = GPIO_LEVEL_LOW,
63 .gpio13 = GPIO_LEVEL_LOW,
64 .gpio16 = GPIO_LEVEL_HIGH,
65 .gpio17 = GPIO_LEVEL_HIGH,
66 .gpio19 = GPIO_LEVEL_LOW,
67 .gpio21 = GPIO_LEVEL_LOW,
68 .gpio23 = GPIO_LEVEL_LOW,
69 .gpio24 = GPIO_LEVEL_HIGH,
70 .gpio28 = GPIO_LEVEL_HIGH,
71 .gpio29 = GPIO_LEVEL_HIGH,
74 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
75 .gpio24 = GPIO_RESET_RSMRST,
78 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
79 .gpio1 = GPIO_INVERT,
80 .gpio6 = GPIO_INVERT,
83 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
86 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
87 .gpio33 = GPIO_MODE_GPIO,
88 .gpio34 = GPIO_MODE_GPIO,
89 .gpio35 = GPIO_MODE_GPIO,
90 .gpio36 = GPIO_MODE_GPIO,
91 .gpio37 = GPIO_MODE_GPIO,
92 .gpio38 = GPIO_MODE_GPIO,
93 .gpio39 = GPIO_MODE_GPIO,
94 .gpio40 = GPIO_MODE_GPIO,
95 .gpio41 = GPIO_MODE_GPIO,
96 .gpio48 = GPIO_MODE_GPIO,
97 .gpio49 = GPIO_MODE_GPIO,
98 .gpio51 = GPIO_MODE_GPIO,
99 .gpio53 = GPIO_MODE_GPIO,
100 .gpio54 = GPIO_MODE_GPIO,
101 .gpio57 = GPIO_MODE_GPIO,
102 .gpio59 = GPIO_MODE_GPIO,
103 .gpio60 = GPIO_MODE_GPIO,
104 .gpio61 = GPIO_MODE_GPIO,
107 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
108 .gpio33 = GPIO_DIR_OUTPUT,
109 .gpio34 = GPIO_DIR_OUTPUT,
110 .gpio35 = GPIO_DIR_OUTPUT,
111 .gpio36 = GPIO_DIR_INPUT,
112 .gpio37 = GPIO_DIR_INPUT,
113 .gpio38 = GPIO_DIR_INPUT,
114 .gpio39 = GPIO_DIR_INPUT,
115 .gpio40 = GPIO_DIR_INPUT,
116 .gpio41 = GPIO_DIR_INPUT,
117 .gpio48 = GPIO_DIR_OUTPUT,
118 .gpio49 = GPIO_DIR_INPUT,
119 .gpio51 = GPIO_DIR_OUTPUT,
120 .gpio53 = GPIO_DIR_OUTPUT,
121 .gpio54 = GPIO_DIR_INPUT,
122 .gpio57 = GPIO_DIR_INPUT,
123 .gpio59 = GPIO_DIR_INPUT,
124 .gpio60 = GPIO_DIR_OUTPUT,
125 .gpio61 = GPIO_DIR_OUTPUT,
128 static const struct pch_gpio_set2 pch_gpio_set2_level = {
129 .gpio33 = GPIO_LEVEL_LOW,
130 .gpio34 = GPIO_LEVEL_HIGH,
131 .gpio35 = GPIO_LEVEL_HIGH,
132 .gpio48 = GPIO_LEVEL_LOW,
133 .gpio51 = GPIO_LEVEL_HIGH,
134 .gpio53 = GPIO_LEVEL_HIGH,
135 .gpio60 = GPIO_LEVEL_HIGH,
136 .gpio61 = GPIO_LEVEL_LOW,
139 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
142 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
143 .gpio64 = GPIO_MODE_GPIO,
144 .gpio65 = GPIO_MODE_GPIO,
145 .gpio66 = GPIO_MODE_GPIO,
146 .gpio67 = GPIO_MODE_GPIO,
147 .gpio68 = GPIO_MODE_GPIO,
148 .gpio69 = GPIO_MODE_GPIO,
149 .gpio70 = GPIO_MODE_GPIO,
150 .gpio71 = GPIO_MODE_GPIO,
151 .gpio72 = GPIO_MODE_GPIO,
154 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
155 .gpio64 = GPIO_DIR_OUTPUT,
156 .gpio65 = GPIO_DIR_OUTPUT,
157 .gpio66 = GPIO_DIR_OUTPUT,
158 .gpio67 = GPIO_DIR_INPUT,
159 .gpio68 = GPIO_DIR_INPUT,
160 .gpio69 = GPIO_DIR_OUTPUT,
161 .gpio70 = GPIO_DIR_OUTPUT,
162 .gpio71 = GPIO_DIR_OUTPUT,
163 .gpio72 = GPIO_DIR_OUTPUT,
166 static const struct pch_gpio_set3 pch_gpio_set3_level = {
167 .gpio64 = GPIO_LEVEL_HIGH,
168 .gpio65 = GPIO_LEVEL_LOW,
169 .gpio66 = GPIO_LEVEL_HIGH,
170 .gpio69 = GPIO_LEVEL_LOW,
171 .gpio70 = GPIO_LEVEL_HIGH,
172 .gpio71 = GPIO_LEVEL_HIGH,
173 .gpio72 = GPIO_LEVEL_HIGH,
176 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
179 const struct pch_gpio_map mainboard_gpio_map = {
180 .set1 = {
181 .mode = &pch_gpio_set1_mode,
182 .direction = &pch_gpio_set1_direction,
183 .level = &pch_gpio_set1_level,
184 .blink = &pch_gpio_set1_blink,
185 .invert = &pch_gpio_set1_invert,
186 .reset = &pch_gpio_set1_reset,
188 .set2 = {
189 .mode = &pch_gpio_set2_mode,
190 .direction = &pch_gpio_set2_direction,
191 .level = &pch_gpio_set2_level,
192 .reset = &pch_gpio_set2_reset,
194 .set3 = {
195 .mode = &pch_gpio_set3_mode,
196 .direction = &pch_gpio_set3_direction,
197 .level = &pch_gpio_set3_level,
198 .reset = &pch_gpio_set3_reset,