payloads/edk2: Disable the CPU Timer Lib unless supported
[coreboot.git] / src / mainboard / supermicro / x10slm-f / gpio.c
blob31fb3945e652bd715357bf3e132a13fd7c465ea3
1 /* SPDX-License-Identifier: GPL-2.0-or-later */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_GPIO,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio13 = GPIO_MODE_GPIO,
18 .gpio14 = GPIO_MODE_GPIO,
19 .gpio15 = GPIO_MODE_GPIO,
20 .gpio16 = GPIO_MODE_GPIO,
21 .gpio17 = GPIO_MODE_GPIO,
22 .gpio19 = GPIO_MODE_GPIO,
23 .gpio20 = GPIO_MODE_GPIO,
24 .gpio21 = GPIO_MODE_GPIO,
25 .gpio24 = GPIO_MODE_GPIO,
26 .gpio25 = GPIO_MODE_GPIO,
27 .gpio26 = GPIO_MODE_GPIO,
28 .gpio27 = GPIO_MODE_GPIO,
29 .gpio28 = GPIO_MODE_GPIO,
30 .gpio29 = GPIO_MODE_GPIO,
33 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
34 .gpio0 = GPIO_DIR_OUTPUT,
35 .gpio1 = GPIO_DIR_OUTPUT,
36 .gpio2 = GPIO_DIR_OUTPUT,
37 .gpio3 = GPIO_DIR_INPUT,
38 .gpio4 = GPIO_DIR_INPUT,
39 .gpio5 = GPIO_DIR_INPUT,
40 .gpio6 = GPIO_DIR_OUTPUT,
41 .gpio7 = GPIO_DIR_OUTPUT,
42 .gpio8 = GPIO_DIR_OUTPUT,
43 .gpio9 = GPIO_DIR_INPUT,
44 .gpio10 = GPIO_DIR_INPUT,
45 .gpio13 = GPIO_DIR_INPUT,
46 .gpio14 = GPIO_DIR_INPUT,
47 .gpio15 = GPIO_DIR_INPUT,
48 .gpio16 = GPIO_DIR_OUTPUT,
49 .gpio17 = GPIO_DIR_INPUT,
50 .gpio19 = GPIO_DIR_OUTPUT,
51 .gpio20 = GPIO_DIR_OUTPUT,
52 .gpio21 = GPIO_DIR_INPUT,
53 .gpio24 = GPIO_DIR_OUTPUT,
54 .gpio25 = GPIO_DIR_INPUT,
55 .gpio26 = GPIO_DIR_INPUT,
56 .gpio27 = GPIO_DIR_OUTPUT,
57 .gpio28 = GPIO_DIR_OUTPUT,
58 .gpio29 = GPIO_DIR_INPUT,
61 static const struct pch_gpio_set1 pch_gpio_set1_level = {
62 .gpio0 = GPIO_LEVEL_HIGH,
63 .gpio1 = GPIO_LEVEL_HIGH,
64 .gpio2 = GPIO_LEVEL_HIGH,
65 .gpio6 = GPIO_LEVEL_HIGH,
66 .gpio7 = GPIO_LEVEL_HIGH,
67 .gpio8 = GPIO_LEVEL_HIGH,
68 .gpio16 = GPIO_LEVEL_HIGH,
69 .gpio19 = GPIO_LEVEL_HIGH,
70 .gpio20 = GPIO_LEVEL_HIGH,
71 .gpio24 = GPIO_LEVEL_HIGH,
72 .gpio27 = GPIO_LEVEL_HIGH,
73 .gpio28 = GPIO_LEVEL_HIGH,
76 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
79 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
80 .gpio3 = GPIO_INVERT,
81 .gpio14 = GPIO_INVERT,
84 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
87 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
88 .gpio32 = GPIO_MODE_GPIO,
89 .gpio33 = GPIO_MODE_GPIO,
90 .gpio34 = GPIO_MODE_GPIO,
91 .gpio36 = GPIO_MODE_GPIO,
92 .gpio37 = GPIO_MODE_GPIO,
93 .gpio40 = GPIO_MODE_GPIO,
94 .gpio41 = GPIO_MODE_GPIO,
95 .gpio42 = GPIO_MODE_GPIO,
96 .gpio43 = GPIO_MODE_GPIO,
97 .gpio44 = GPIO_MODE_GPIO,
98 .gpio45 = GPIO_MODE_GPIO,
99 .gpio46 = GPIO_MODE_GPIO,
100 .gpio47 = GPIO_MODE_GPIO,
101 .gpio49 = GPIO_MODE_GPIO,
102 .gpio50 = GPIO_MODE_GPIO,
103 .gpio51 = GPIO_MODE_GPIO,
104 .gpio52 = GPIO_MODE_GPIO,
105 .gpio53 = GPIO_MODE_GPIO,
106 .gpio54 = GPIO_MODE_GPIO,
107 .gpio55 = GPIO_MODE_GPIO,
108 .gpio59 = GPIO_MODE_GPIO,
111 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
112 .gpio32 = GPIO_DIR_INPUT,
113 .gpio33 = GPIO_DIR_OUTPUT,
114 .gpio34 = GPIO_DIR_INPUT,
115 .gpio36 = GPIO_DIR_OUTPUT,
116 .gpio37 = GPIO_DIR_OUTPUT,
117 .gpio40 = GPIO_DIR_INPUT,
118 .gpio41 = GPIO_DIR_INPUT,
119 .gpio42 = GPIO_DIR_INPUT,
120 .gpio43 = GPIO_DIR_INPUT,
121 .gpio44 = GPIO_DIR_INPUT,
122 .gpio45 = GPIO_DIR_INPUT,
123 .gpio46 = GPIO_DIR_INPUT,
124 .gpio47 = GPIO_DIR_OUTPUT,
125 .gpio49 = GPIO_DIR_INPUT,
126 .gpio50 = GPIO_DIR_INPUT,
127 .gpio51 = GPIO_DIR_OUTPUT,
128 .gpio52 = GPIO_DIR_INPUT,
129 .gpio53 = GPIO_DIR_OUTPUT,
130 .gpio54 = GPIO_DIR_OUTPUT,
131 .gpio55 = GPIO_DIR_INPUT,
132 .gpio59 = GPIO_DIR_INPUT,
135 static const struct pch_gpio_set2 pch_gpio_set2_level = {
136 .gpio33 = GPIO_LEVEL_HIGH,
137 .gpio36 = GPIO_LEVEL_HIGH,
138 .gpio37 = GPIO_LEVEL_HIGH,
139 .gpio47 = GPIO_LEVEL_LOW,
140 .gpio51 = GPIO_LEVEL_HIGH,
141 .gpio53 = GPIO_LEVEL_HIGH,
142 .gpio54 = GPIO_LEVEL_HIGH,
145 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
148 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
149 .gpio64 = GPIO_MODE_GPIO,
150 .gpio65 = GPIO_MODE_GPIO,
151 .gpio66 = GPIO_MODE_GPIO,
152 .gpio68 = GPIO_MODE_GPIO,
153 .gpio69 = GPIO_MODE_GPIO,
154 .gpio70 = GPIO_MODE_GPIO,
155 .gpio71 = GPIO_MODE_GPIO,
156 .gpio72 = GPIO_MODE_GPIO,
157 .gpio73 = GPIO_MODE_GPIO,
160 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
161 .gpio64 = GPIO_DIR_INPUT,
162 .gpio65 = GPIO_DIR_INPUT,
163 .gpio66 = GPIO_DIR_INPUT,
164 .gpio68 = GPIO_DIR_INPUT,
165 .gpio69 = GPIO_DIR_INPUT,
166 .gpio70 = GPIO_DIR_INPUT,
167 .gpio71 = GPIO_DIR_INPUT,
168 .gpio72 = GPIO_DIR_OUTPUT,
169 .gpio73 = GPIO_DIR_OUTPUT,
172 static const struct pch_gpio_set3 pch_gpio_set3_level = {
173 .gpio72 = GPIO_LEVEL_HIGH,
174 .gpio73 = GPIO_LEVEL_LOW,
177 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
180 const struct pch_gpio_map mainboard_gpio_map = {
181 .set1 = {
182 .mode = &pch_gpio_set1_mode,
183 .direction = &pch_gpio_set1_direction,
184 .level = &pch_gpio_set1_level,
185 .blink = &pch_gpio_set1_blink,
186 .invert = &pch_gpio_set1_invert,
187 .reset = &pch_gpio_set1_reset,
189 .set2 = {
190 .mode = &pch_gpio_set2_mode,
191 .direction = &pch_gpio_set2_direction,
192 .level = &pch_gpio_set2_level,
193 .reset = &pch_gpio_set2_reset,
195 .set3 = {
196 .mode = &pch_gpio_set3_mode,
197 .direction = &pch_gpio_set3_direction,
198 .level = &pch_gpio_set3_level,
199 .reset = &pch_gpio_set3_reset,